mooc计算机组成原理_35期末答案(慕课2023课后作业答案)

mooc计算机组成原理_35期末答案(慕课2023课后作业答案)

第1-14周 硬件描述语言(选学)

第4单元 测验

1、计算机组在硬件描述语言中,成原模块是理期一个包括输入和()的硬件块。

2、末答在硬件描述语言中,案慕案描述模块功能的课课主要形式有两种:( )和结构模型。

3、后作在HDL语言中,业答行为模型主要描述一个模块做什么。计算机组结构模型应用()方法描述一个模块怎样由更简单的成原部件构造。

4、理期Verilog和VHDL两种硬件描述语言的末答主要目的是逻辑的( )和综合。

5、案慕案( )是课课用于测试其他待测试模块的硬件描述语言模块。

第2周 二进制

第1单元测验

1、后作完整的计算机应包括( )。
A、运算器、存储器、控制器
B、外部设备和主机
C、主机和实用程序
D、配套的硬件设备和软件系统

2、电子计算机技术在半个世纪中虽有很大的进步,但至今其运行仍遵循着一位科学家提出的基本原理。 他就是( )
A、牛顿
B、爱因斯坦
C、爱迪生
D、冯·诺依曼

3、微型计算机的发展以( )技术为标志。
A、操作系统
B、微处理器
C、磁盘
D、软件

4、下列( )不属于系统程序。
A、数据库
B、操作系统
C、编译程序
D、其他答案都属于系统程序

5、至今为止,计算机中的所有信息仍以二进制方式表示的理由是( )。
A、节约元件
B、运算速度快
C、物理器件的性能决定
D、信息处理方便

6、在机器数( )中,零的表示形式是唯一的。
A、原码
B、补码
C、反码
D、原码和反码

7、在定点二进制运算器中,减法运算一般通过( )来实现
A、原码运算的二进制减法器
B、补码运算的二进制减法器
C、原码运算的十进制加法器
D、补码运算的二进制加法器

8、定点16位字长的字,采用2的补码形式表示时,一个字所能表示的整数范围是( )。
A、-215 ~ +(215 -1)
B、-(215 –1)~ +(215 –1)
C、-(215 + 1)~ +215
D、-215 ~ +215

9、下列数中最大的数为( )。
A、(10010101)2
B、(227)8
C、(96)16
D、(143)5

10、在计算机中表示地址时,使用( )
A、无符号数
B、原码
C、反码
D、补码

第3周 组合逻辑设计

第2单元测验

1、在数字电路中,一个电路可以看成一个黑盒,黑盒内部是能处理离散变量的网络,这个黑盒一般具有一个或者多个离散变量输入端,一个或者多个离散变量输出端,并且这个黑盒还定义了描述输入输出关系的功能规范,还有描述当输入改变时输出响应延迟的时序规范。

2、组合逻辑电路和时序逻辑电路最大的区别是组合逻辑电路的输出仅仅取决于输入,而时序逻辑电路输出不仅仅取决于当前输入,还取决于之前的输入。所以时序逻辑电路必须能记住之前的输入,因此时序逻辑电路有记忆元件。

3、一个组合逻辑的功能规范只能用真值表描述。

4、布尔表达式处理的变量是二值逻辑变量,即“真”或“假”。一个变量A的“补”,是变量A的取反,记为“ A' ”。 A 是变量的真值形式(true form),A' 是变量的补形式(complementary form)。 变量的真值形式A表示变量A的值为“真”,变量的补形式A’ 表示它的值为“假”

5、组合逻辑电路的输出仅仅取决于输入,因此输入一旦发生翻转变化,输出立即发生改变。

第4-5周 时序逻辑设计

第3单元 测验

1、时序逻辑电路输出取决于————
A、当前的输入值
B、之前的输入值
C、当前的输入值和之前的输入值
D、之前的输出值

2、系统的状态是指————
A、之前的所有输入量
B、之前输入量中的一部分
C、之前的所有输入量或者之前输入量中的一部分
D、之前输出量

3、SR锁存器在什么情况下可以保持状态?
A、S=0,R=0
B、S=0,R=1
C、S=1,R=0
D、S=1,R=1

4、D锁存器在什么情况下置状态“1”?
A、CLK=0 D=0
B、CLK=0 D=1
C、CLK=1 D=0
D、CLK=1 D=1

5、D触发器在什么情况下可以设置状态“0”?
A、CLK=0 D=0
B、CLK=1 D=0
C、CLK上升沿 D=0
D、CLK下降沿 D=0

6、Moore型有限状态机的输出取决于——
A、当前的状态
B、当前的状态和输入值
C、之前的状态
D、输入值

7、Mealy型有限状态机的输出取决于——
A、当前的状态
B、当前的状态和输入值
C、之前的状态
D、输入值

8、时序逻辑的输出取决于当前的输入值和之前的输入值,所以时序逻辑一定要具有记忆功能。

9、时序逻辑的状态影响未来的行为。

10、SR锁存器是在Q和Q'中存储两个状态位的双稳态元件。

11、一个N位的寄存器是由一组共享同一个CLK输入的N个触发器构成,所以寄存器所有位被同时更新。

12、寄存器是大多数组合逻辑电路的关键组成部分。

第7周 复杂逻辑模块

第5单元 测验

1、ALU作为运算器的核心部件,其属于( )。
A、时序逻辑电路
B、组合逻辑电路
C、控制器
D、寄存器

2、在串行进位的加法器中,影响加法器运算速度的关键因素是( )
A、门电路的级延迟
B、元器件速度
C、进位传递延迟
D、各位加法器速度的不同

3、加法器中每一位的进位生成信号G为( )
A、Xi⊕Yi
B、XiYi
C、XiYiCi
D、Xi + Yi + Ci

4、运算器的主要功能是进行( )。
A、逻辑运算
B、算术运算
C、逻辑运算与算术运算
D、只作加法

5、ALU属于( )部件
A、运算器
B、控制器
C、存储器
D、寄存器

6、加法器中每一位的进位传递信号P为( )
A、Xi+Yi
B、Xi·Yi
C、Xi·Yi·Ci
D、Xi+Yi+Ci

7、下面浮点运算器的描述中正确的句子是:( )
A、浮点运算器可用阶码部件和尾数部件实现
B、阶码部件可实现加、减、乘、除四种运算
C、阶码部件只进行阶码相加、相减操作
D、尾数部件只进行乘法和减法运算

8、( )表示法主要用于表示浮点数中的阶码。
A、原码
B、补码
C、反码
D、移码

9、( )表示法主要用于表示浮点数中的尾码。
A、原码
B、补码
C、反码
D、移码

10、在浮点数编码表示中( )在机器数中不出现,是隐含的。
A、阶码
B、符号
C、尾数
D、基数

第8-9周 体系结构

第6单元 测验

1、指令格式通常由“操作码”字段和“地址码”字段组成。

2、寄存器-寄存器寻址比寄存器-存储器寻址执行速度慢

3、形成指令地址的方式,称为指令寻址方式。

4、指令系统是表征一台计算机性能的重要因素。

5、指令系统的格式和功能仅影响到机器的硬件结构。

第10-11周 微结构

第7单元 测验

1、在主机中,内存和寄存器都可以存放数据。

2、机器的主频最快,机器的速度就最快。

3、计算机的运算速度与主频有关,还与字长、计算机的体系结构等多方面相关。

4、在CPU中,跟踪后继指令地址的寄存器是地址寄存器。

5、CPU中保存当前正在执行指令的寄存器是指令寄存器IR。

第12-13周 存储器系统

第8单元 测验

1、动态存贮器的刷新一般有 集中式、分散式和 异步式三种方式。

2、相联存储器是按地址访问的存储器,在cache中用来存放块表。

3、SRAM 速度比DRAM快,但集成度不如后者高。

4、高速Cache是为了加速主存储器的目的而设计的,使得主存储器显得比它实际速度要快。

5、多级存储体系结构是为了解决存储器的速度问题。

期末考试

期末考试客观题

1、冯·诺依曼机的基本工作方式是 ( ).
A、多指令流单数据流
B、按地址访问并顺序执行指令
C、堆栈操作
D、存贮器按内容选择地址

2、至今为止,计算机中的所有信息仍以二进制方式表示的理由是( )
A、节约元件
B、运算速度快
C、物理器件的性能决定
D、信息处理方便

3、对计算机软、硬件资源进行管理,是( )的功能。
A、操作系统
B、数据库管理系统
C、语言处理程序
D、用户程序

4、微型计算机的发展以( )技术为标志。
A、操作系统
B、微处理器
C、磁盘
D、软件

5、在机器数( )中,零的表示形式是唯一的
A、原码
B、补码
C、反码
D、原码和反码

6、在定点二进制运算器中,减法运算一般通过( )来实现
A、原码运算的二进制减法器
B、补码运算的二进制减法器
C、原码运算的十进制加法器
D、补码运算的二进制加法器

7、在定点运算器中,无论采用双符号位还是单符号位,必须有( ),它一般用( )来实现。
A、译码电路, 与非门
B、编码电路, 或非门
C、溢出判断电路 ,异或门
D、移位电路, 与或非门

8、下列数中最小的数是( )。
A、(100101)2
B、(50)8
C、(100010)BCD
D、(625)16

9、在计算机中表示地址时,使用( )
A、无符号数
B、原码
C、反码
D、补码

10、在CPU中跟踪指令后继地址的寄存器是( )。
A、主存地址寄存器
B、程序计数器
C、指令寄存器
D、状态条件寄存器

11、在计算机术语中,将运算器、控制器合在一起,称为 CPU。

12、冯·诺依曼计算机中指令和数据都存放在存储器中,CPU区分它们的依据是指令和数据所在的存储单元。

13、为了构造运算器的简单性,运算方法中通常采用原码加减法。

14、8421码就是二进制数。

15、74181是采用先行进位方式的4位并行加法器。

16、按IEEE754标准,一个浮点数由符号位S,阶码E,尾数m 三部分组成。

17、指令系统是表征一台计算机性能的重要因素。

18、多级存储体系结构是为了解决存储器的速度问题。

19、主存与cache的组相连方式,灵活、命中率高、硬件投资少。

20、主存与cache的地址映射有全相连、直接相连、组相连三种方式。

21、若十进制数位137.5,则其八进制数为( )。

22、在原码、反码和补码中,( )对0的表示有一种形式。

23、在浮点数编码表示中,( )在机器数中不出现,是隐含的

24、存储器分层体系结构中,( )速度最快, 辅存速度最慢。

25、若移码的符号位为1,则该数为( )数