mooc数字电子技术基础_14课后答案(mooc2023课后作业答案)

新闻传播问答2024-05-19 05:49:2833291抢沙发
mooc数字电子技术基础_14课后答案(mooc2023课后作业答案)摘要: 第一章 初识数字电路本章测验1、将十进制数54转换为等值的8421BCD码为 )A、01010100B、110110C、00110110D、110001102、将十进制数86转换为等值的余三码为 )A ...

mooc数字电子技术基础_14课后答案(mooc2023课后作业答案)

第一章 初识数字电路

本章测验

1、数字术基将十进制数54转换为等值的电技8421BCD码为( )
A、01010100
B、础课110110
C、后答后作00110110
D、案m案11000110

2、业答将十进制数86转换为等值的数字术基余三码为( )
A、10000110
B、电技10111001
C、础课10001001
D、后答后作10110110

3、案m案一位十六进制数可以用 位二进制数来表示。业答
A、数字术基1
B、电技2
C、础课4
D、16

4、以下代码中为无权码的为( )
A、8421BCD码
B、5421BCD码
C、2421BCD码
D、余三码

5、将二进制数1011.011转换为十进制为( )。
A、11.375
B、11.535
C、11.055
D、11.355

6、将十进制数26转换为二进制为( )
A、11000
B、11100
C、11110
D、11010

7、若A=0,B=1,则逻辑表达式的输出是( )
A、0
B、1
C、0V
D、5V

8、一个逻辑函数的真值表、逻辑表达式、逻辑图可以相互转换,但卡诺图与逻辑图不能相互转换。

9、逻辑函数和变量之间的关系是由与、或、非三种运算决定的。

10、方波的占空比为0.5。

第二章 分析与设计数字电路的工具

本章测验

1、将逻辑函数表达式化简成最间与或式为( )
A、AB+C
B、A+C
C、AB+BC
D、AC

2、试用卡诺图化简逻辑函数表达式
A、A+B
B、AB
C、
D、

3、将函数表达式转化成最小项表达式为( )
A、
B、
C、
D、

4、试用卡诺图化简逻辑函数式
A、
B、
C、
D、

5、由n个变量组成的逻辑函数的最小项共有( )个。
A、n
B、
C、2n
D、

6、逻辑电路图如图所示,其表达式为( )
A、
B、
C、
D、

7、卡诺图中,8个相邻最小项化简最多可以消去( )变量。
A、1
B、2
C、3
D、4

8、对于变量的任一组取值,全体最小项之和为( )。

第三章 逻辑门电路

本章测验

1、若TTL与非门的输入电压为2.2V,该输入电压在正逻辑上可认为( )
A、逻辑0
B、逻辑1
C、任意值
D、不允许

2、如图所示,三极管处于( )工作状态。
A、截止
B、放大
C、饱和
D、击穿

3、以下门电路,输出端不能直接并联使用的是( )
A、TTL电路异或门
B、TTL电路OC门
C、CMOS电路OD门
D、CMOS电路三态门

4、已知某集成与非门低电平输入电流为1.5mA,高电平输入电流为10uA,最大灌电流为15mA,最大拉电流为400uA,则其扇出系数N等于( )。
A、5
B、10
C、20
D、40

5、由OC门电路组成的电路如图所示,若A=C=E=1,则电路的输出Y=( )
A、
B、
C、
D、

6、电路如图所示,输出L的表达式为( )。
A、AB
B、A+B
C、
D、

7、三态门的“三态”是指0、1和( )

8、对于集成TTL逻辑门电路,其输入端悬空相当于逻辑( )。

9、衡量门电路抗干扰能力的重要参数是( )

本章作业

1、X、Y均为四位二进制数,它们分别是一个逻辑电路的输入和输出。 设: 当 0≤X≤ 4时, Y=X+1 ;当 5≤X≤9 时,Y=X-1,且X不大于9。 (1)试列出该逻辑电路完整的真值表; (2)用卡诺图化简最简式; (3)用与非门实现该逻辑电路。

2、写出图示电路的逻辑式,并化为最简与或式。

3、TTL门电路如图所示,设输入A、B、C的波形如下,试定量画出输出的波形图。

第四章组合逻辑电路

本章测验

1、8线-3线优先编码器74LS148的优先编码顺序是,输出为。输入输出均为低电平有效。当输入为11010101时,输出为( )。?
A、101
B、010
C、011
D、100

2、3线-8线译码器74HC138处于译码状态时,当输入=001时,输出=?( )?。
A、11111101
B、00000010
C、00000001
D、11111110

3、能完成两个一位二进制数相加,并考虑到低位进位的器件为( )
A、数值比较器
B、半加器
C、全加器
D、编码器

4、下列电路图中,能实现函数的电路为( )。
A、
B、
C、
D、

5、根据需要选择将一路信号送到公共数据线上的电路为( )。
A、译码器
B、编码器
C、数据分配器
D、数据选择器

6、写出下图所示电路的逻辑函数,并化简为最简与-或表达式( )。
A、
B、
C、
D、

7、由4选1数据选择器74153组成的电路如图所示,写出输出Z的最简与-或表达式( )。
A、
B、
C、
D、

8、用8选1数据选择器74LS151设计电路如图所示,该电路的逻辑函数表达式为( )。
A、L=AB+AC+BC
B、L=AB+AC
C、L=AB+BC
D、L=AC+BC

9、已知某组合逻辑电路的真值表如下表所示,试用译码器和门电路设计该逻辑电路为( )。
A、
B、
C、
D、

本章作业

1、试用译码器 74LS138 和适当的逻辑门设计一个组合电路。该电路输入X与输出L均为三位二进制数。二者之间的关系如下: 当 2≤X≤5 时 L = X + 2 当 X<2 时 L = 1 当 X>5 时 L = 0

2、用8选1数据选择器74LS151设计一个组合电路。该电路有3个输入A、B、C和一个工作模式控制变量M,当M=0时,电路实现“意见一致”功能(A,B,C状态一致时输出为1,否则输出为0),而M=1时,电路实现“多数表决”功能,即输出与A,B,C中多数的状态一致。

第五章 记忆单元电路

本章测验

1、要使JK触发器的状态和当前状态相反,所加激励信号J和K应该是(??)
A、00
B、01
C、10
D、11

2、用与非门构成的基本RS锁存器处于置1状态时,其输入信号R、S为( )。
A、0,0
B、0,1
C、1,0
D、1,1

3、
A、0,0
B、0,1
C、1,0
D、1,1

4、由D触发器组成电路如图所示:,则正确的输出波形为( )。
A、A
B、B
C、C
D、D

5、以下说法错误的是( )。
A、触发器是双稳态器件,双稳态是0和1。
B、正常工作时,触发器的2个输出端Q和互补,以Q端的状态表示为触发器的状态。
C、门控锁存器产生空翻现象的原因是电平触发方式。
D、主从JK触发器是边沿触发,不存在一次变化现象。

6、
A、
B、
C、
D、

7、图示触发器电路,正确的输出波形为( )。
A、A
B、B
C、C
D、D

8、JK触发器如图所示,输入端J、K与CLK的波形如下,输出Q端的波形为( )。(设Q初始状态为0)
A、
B、
C、
D、

9、边沿D触发器的特性方程是=( )。

10、将JK触发器转换为T’ 触发器,则J、K的值为( )。

本章作业

1、时钟CP波形如图所示,试画出各触发器输出端Q的波形,设Q的初始状态=0.

2、电路如图所示,已知输入波形如下,请画出输出波形Q。

第六章 时序逻辑电路

本章测验

1、用n个触发器组成计数器,其最大计数模为( )。
A、n
B、2n
C、
D、

2、一个5位的二进制加计数器,由00000状态开始,经过75个时钟脉冲后,此计数器的状态为( )。
A、01011
B、01100
C、01010
D、00111

3、如图所示,输出端Q所得波形的频率为CP信号二分频的电路为( )。
A、A
B、B
C、C
D、D

4、某计数器的时序图如图所示,由此可判定该计数器为( )。
A、四进制计数器
B、八进制计数器
C、九进制计数器
D、十进制计数器

5、电路如图所示,若电路中各触发器的当前状态Q2 Q1 Q0为100,则在时钟CP作用下,触发器下一状态Q2 Q1 Q0为( )。
A、101
B、011
C、100
D、001

6、试分析如图所示的同步时序逻辑电路,其功能为( )。
A、五进制加法计数器
B、五进制减法计数器
C、六进制加法计数器
D、六进制减法计数器

7、由四位二进制计数器74161及门电路组成的时序电路如图所示,当X=0时,电路功能为( )。
A、五进制计数器
B、六进制计数器
C、七进制计数器
D、八进制计数器

8、由四位二进制计数器74161及门电路组成的时序电路如图所示,当X=1时,电路功能为( )。
A、五进制计数器
B、六进制计数器
C、七进制计数器
D、八进制计数器

9、用74161构成的计数器电路如图所示,该电路为( )。
A、十四进制计数器
B、十三进制计数器
C、十二进制计数器
D、十一进制计数器

10、与组合逻辑电路相比,时序逻辑电路的特点是( )。

11、由3级触发器构成的环形计数器的计数模值为( )。

12、由3级触发器构成的扭环形计数器的计数模值为( )。

本章作业

1、时序逻辑电路如图所示,分析问题: (1)写出下图各触发器的驱动方程和状态方程(4分); (2)画出状态转换表、状态图,并说明是几进制计数器(6分);

2、(1)试用74160的异步清零功能设计一个七进制计数器; (2)试用74160的同步置数功能设计一个七进制计数器。

第七章 脉冲单元电路

本章测验

1、若将一正弦波信号变换为同频的脉冲信号,应选用555定时器组成的( )电路实现。
A、施密特触发器
B、多谐振荡器
C、单稳态电路
D、RC充放电电路

2、以下各电路中,可以产生脉冲定时的是( )。
A、施密特触发器
B、多谐振荡器
C、单稳态电路
D、石英晶体多谐振荡器

3、以下电路中,能够产生脉冲信号的电路是( )。
A、施密特触发器
B、多谐振荡器
C、单稳态电路
D、JK触发器

4、由555定时器组成的电路如图所示,其该电路的电压传输特性是( )。
A、
B、
C、
D、

5、由555定时器组成的电路如图所示,其输入电压和输出电压Vo的波形如图所示,则该电路中的R值为( )。
A、387K欧姆
B、774K欧姆
C、387欧姆
D、774欧姆

6、用555定时器构成的施密特触发器,若电源电压为6V,控制端不外接固定电压,则回差电压为( )。
A、1V
B、2V
C、3V
D、4V

7、由555定时器构成的电路如图所示,已知R1=R2=1K欧姆,C=1uF,则该电路输出波形的占空比为( )。
A、0.25
B、0.333
C、0.5
D、o.75

8、单稳态触发器的输出脉冲宽度取决于( )
A、触发脉冲的宽度
B、触发脉冲的周期
C、电路本身的电阻、电容参数
D、电源电压

本章作业

1、如图所示,电路为一通过可变电阻RW实现占空比调节的多谐振荡器,图中RW=RW1+RW2,试分析电路的工作原理,求振荡频率f 和占空比q的表达式。

2、由555定时器组成的简易电子门铃电路如图所示,二极管D1、D2可看成理想二极管。 (1)说明图中NE555(1)和NE555(2)组成的电路名称。 (2)计算按下按键S时,门铃响的时间。 (3)计算门铃发出音调信号的频率。

山东大学2019年-2020年第一学期《数字电子技术基础》考试

客观题

1、将十进制数23转换成二进制为( )。
A、10101
B、10111
C、11011
D、11001

2、将十进制数23用8421码表示为( )。
A、10101
B、10111
C、00100011
D、10110011

3、以下不属于组合逻辑电路的是( )。
A、编码器
B、译码器
C、数据选择器
D、移位寄存器

4、电路如图所示,当B=D=E=F=1时,输出Y=( )。
A、0
B、1
C、AC
D、A+C

5、为了把串行输入的数据转换成并行数据输出,可使用( )。
A、数码寄存器
B、数据选择器
C、移位寄存器
D、可控计数器

6、逻辑函数的表示方法中具有唯一性的是( )。
A、真值表
B、表达式
C、逻辑图
D、卡诺图

7、逻辑函数的反函数=( )。
A、
B、
C、
D、

8、假设JK触发器的现态=0,要求=0,则应使( )。
A、J=×,K=0
B、J=0,K=×
C、J=1,K=×
D、J=K=1

9、电路如图所示。输出端Q所得波形的频率为CP信号二分频的电路为( )。
A、A
B、B
C、C
D、D

10、一个5位的二进制加计数器,由00000状态开始,经过75个时钟脉冲后,此计数器的状态为
A、01011
B、01100
C、01010
D、00111

11、下图所示为某计数器的时序图,由此可判定该计数器为( )。
A、四进制计数器
B、八进制计数器
C、九进制计数器
D、十进制计数器

12、电路如图所示,假设电路中各触发器的当前状态Q2 Q1 Q0为100,请问在时钟作用下,触发器下一状态Q2 Q1 Q0为( )。
A、101
B、100
C、011
D、000

13、TTL与非门的输入端在以下接法下不属于高电平的是( )。
A、输入端悬空
B、输入端接高于2V的电源
C、输入端接同类与非门的输出高电压3.6V
D、输入端接200欧姆的电阻接地。

14、某TTL反相器的主要参数为, 则它能带( )个同样的门。
A、10
B、20
C、30
D、40

15、八选一数据选择器组成电路如下图所示,该电路实现的逻辑函数是Y=( )。
A、
B、
C、
D、

16、若在编码器中有50个编码对象,则要求输出二进制代码位数为( )位。
A、5
B、6
C、10
D、50

17、74LS138是3线-8线译码器,译码输出为低电平有效,若输入=100时,输出为( )。
A、00001000
B、10111111
C、11101111
D、11110111

18、以下说法错误的是( )。
A、组合逻辑电路的输出只与当前的输入有关系
B、时序逻辑电路的输出与当前输入和电路当前状态均有关
C、二进制异步加法计数器可以作为分频器,二进制同步加法计数器不能作为分频器。
D、时序逻辑电路中含有记忆单元器件和反馈通道,组合逻辑电路没有。

19、为了将正弦信号转换成与之频率相同的脉冲信号,可采用( )。
A、施密特触发器
B、多谐振荡器
C、单稳态触发器
D、移位寄存器

20、由555定时器构成的单稳态触发器,其输出脉冲宽度取决于( )。
A、电源电压
B、触发信号幅度
C、触发信号宽度?
D、外接R、C的数值

21、由555定时器构成的电路如图所示,该电路的名称是( )。
A、施密特触发器
B、单稳态触发器
C、多谐振荡器
D、SR触发器

22、由555定时器构成的电路如图所示,用手触摸一下金属片P,即由人体感应输入一个负脉冲,灯泡发光,经( )秒后灯泡熄灭。
A、10
B、11
C、100
D、110

23、以下说法错误的是( )。
A、TTL门电路输出高电平的理论值为3.6V,输出低电平的理论值为0.3V。
B、CMOS传输门既可以传输数字信号,又可以传输模拟信号。
C、TTL、CMOS门电路的多余输入端可以与其它输入端并接在一起。
D、TTL、CMOS门电路中未使用的输入端均可以悬空。

24、某电路的输入波形和输出波形如图所示,则该电路为( )。
A、施密特触发器
B、反相器
C、单稳态触发器
D、JK触发器

25、在下图所示的电路中,实现的是( )。
A、
B、
C、
D、

26、数字电路中的三极管一般工作在截止区和( )区,而( )区只是一种过渡状态。

27、TTL门电路的噪声容限越( ),其抗干扰能力越强。

28、16选1的数据选择器,其地址输入端有( )位。

29、欲设计一五进制计数器,至少使用( )个JK触发器。

30、由4位集成移位寄存器构成扭环形计数器,其模为( )。

主观题

1、请用74LS138设计一个三变量的多数表决电路。具体要求如下: (1)输入变量A、B、C为高电平时表示赞同提案; (2)当有多数赞同票时提案通过,输出高电平。 请完成以下内容: (1)根据题意写出真值表; (2)写出逻辑表达式; (3)用74LS138设计电路。

2、已知74160的功能表如图所示, (1)分析如下电路为几进制计数器。 (2)分别使用异步清零和同步置数功能设计7进制计数器,画出电路图。

3、555定时器构成的应用电路如下图所示。正常时,开关S断开,扬声器不会发出声音。当开关S按下后(随即又会断开),扬声器发声。试分析: (1)两片555定时器分别组成什么电路; (2)如果扬声器在开关S按下后,以1.2kHz的频率持续响10s,确定R1和R2的阻值。

学习通数字电子技术基础_14

1. 什么是计数器

计数器是一种用于计数的数字电路,它能够在一定条件下进行计数,并将计数结果输出。

计数器一般由触发器、逻辑门和时钟信号等部分组成。

计数器的类型可以分为同步计数器和异步计数器两种。

2. 同步计数器

同步计数器是指计数器中的各个触发器都接受统一的时钟信号,所有的状态变化都是同步的。

同步计数器的计数范围由它所使用的触发器类型决定,常见的有JK触发器和D触发器。

同步计数器的输出可以通过逻辑门进行选择和控制。

3. 异步计数器

异步计数器是指计数器中的各个触发器不是同时接受时钟信号,而是按照特定的规律接受时钟信号,因此状态变化是异步的。

异步计数器的计数范围也由它所使用的触发器类型决定,常见的有T触发器和JK触发器。

异步计数器的输出同样可以通过逻辑门进行选择和控制。

4. 计数器的应用

计数器在数字电路中有广泛的应用,如:

  • 用于时序控制,如控制数码管的扫描和显示等。
  • 用于计数器测频器,可用于信号的频率测量和计数。
  • 用于计算器,如二进制计数器、BCD计数器等。
  • 用于数据存储,如存储器地址的计数器等。
  • 用于状态机设计,如状态转移的计数器等。

5. 计数器的设计

计数器的设计需要考虑计数器的功能、计数范围、计数方式、状态转移规律等因素。

在设计中,需要选择适当的触发器类型、逻辑门类型及其连接方式,并根据需要添加时钟信号、重置信号、计数方向控制信号等。

同时,在设计过程中需要进行仿真验证和优化调整,确保计数器的可靠性和性能。

中国大学数字电子技术基础_14

本文将介绍数字电子技术基础的第14章:存储器。存储器是数字电路中最常见的元器件之一,其主要功能是用于存储数据。本章将从存储器的工作原理、分类、应用以及存储器的性能指标等方面进行介绍。

一、存储器的工作原理

存储器是由多个存储单元组成的,每个存储单元可以存储一个二进制数。存储器在工作时,可以将数据存入存储单元中,也可以从存储单元中读取数据。存储器的工作原理可以用图示表示:

+-----+        +-------+      +-------+| CPU |-->地址-->| 存储器 |-->数据-->| CPU |+-----+        +-------+      +-------+

当CPU需要从存储器中读取数据时,它会先将要读取的地址发送给存储器,存储器根据地址选中相应的存储单元,并将存储单元中的数据返回给CPU。当CPU需要将数据写入存储器中时,它会将数据和地址一起发送给存储器,存储器将数据写入相应的存储单元中。

二、存储器的分类

存储器可以按照存储方式、访问方式、存储介质等多种方式进行分类。按照存储方式可以分为随机存储器(RAM)和只读存储器(ROM);按照访问方式可以分为随机访问存储器(RAM)和串行访问存储器(SAM);按照存储介质可以分为半导体存储器和磁性存储器等。

三、存储器的应用

存储器在数字电路中应用广泛,主要用于存储程序和数据。在计算机系统中,存储器可以分为内存和外存。内存是CPU可以直接访问的存储器,主要用于存储程序和数据。外存则是CPU不能直接访问的存储器,数据需要先从外存中读取到内存中才能被CPU访问。

四、存储器的性能指标

存储器的性能指标主要包括存储量、存取时间、存储体积和成本等。存储量指存储器可以存储的二进制数的数量;存取时间指CPU从存储器中读取或写入数据所需的时间;存储体积指存储器所占的空间大小;成本指制造存储器所需的成本。

五、总结

存储器是数字电路中最常见的元器件之一,其主要功能是用于存储数据。存储器可以按照存储方式、访问方式、存储介质等多种方式进行分类。存储器应用广泛,主要用于存储程序和数据。存储器的性能指标主要包括存储量、存取时间、存储体积和成本等。

文章版权及转载声明

本文地址:http://www.zzxhsh.org/38e799370.html发布于 2024-05-19 05:49:28
文章转载或复制请以超链接形式并注明出处五煦查题

评论列表 (暂无评论,44人围观)参与讨论