0.0627

五煦查题

快速找到你需要的那道考题与答案

mooc数字电子技术基础_10期末答案(慕课2023课后作业答案)

17 min read

mooc数字电子技术基础_10期末答案(慕课2023课后作业答案)

第1章 逻辑代数基础

第一章 单元测验

1、数字术基逻辑函数F=AB+BC的电技最小项表达式为( )。
A、础期F=m2+m3+m6
B、末答F=m2+m3+m7
C、案慕案F=m3+m6+m7
D、课课F=m3+m4+m7

2、后作在四变量卡诺图中,业答逻辑上不相邻的数字术基一组最小项为:( )
A、m1与m3
B、电技m4与m6
C、础期m5 与m13
D、末答m2 与m8

3、案慕案L=AB+C 的课课对偶式为:( )
A、A+BC
B、后作( A+B )C
C、A+B+C
D、ABC

第一章 逻辑代数基础单元作业

1、将下列十进制数转换为二进制数。 (1)31 ⑵ 40 ⑶ 69 ⑷ 123 ⑸ 200 ⑹ 254

2、用公式将下列逻辑函数化简为最简 “与或”式。

3、用卡诺图将下列函数化为最简“与或”式。

4、用卡诺图化简下列带有约束条件的逻辑函数。 (1) P1 (A,B,C,D)= 卡诺图如图1.10(a)所示。 (2)P2(A,B,C,D)= 卡诺图如图1.10(b)所示。

第2章 门电路

第二章单元测验

1、三输入端TTL与非门如图所示,图中A点的电位为 ,F点的电位为 。
A、0V,0.3V
B、0.3V,3.6V
C、0V,3.6V
D、0.3V,0.3V

2、如图所示的五种TTL电路中,输出为高电平的是Y( ),请将Y的序号填入括号中。其中VIL为在输入端加低电平,VIH为在输入端加高电平。
A、Y1
B、Y2
C、Y3
D、Y4

3、集电极开路门(OC门)在使用时需在 之间接一电阻.
A、输出与地
B、输出与输入
C、输出与电源
D、电源与地

4、
A、0.3V,3.6V
B、0V,3.6V
C、3.6V、3.6V
D、3.6V,0.3V

第二章 单元作业

1、由TTL门组成的电路如图所示,已知它们的输入低电平电流为IiL=-1mA,高电平输入漏电流IiH=40μA。试问:当A=B=1时,G1的 电流(拉,灌)为 ;A=0时,G1的 电流(拉,灌)为 。(每空4分)

2、试说明在下列情况下,用万用表测量下图的B端和C端得到的电压各是多少? (1)A端悬空; (2)A端接低电平; (3)A端接高电平; (4)A端接地; (5)A端经10kΩ电阻接地。

3、如下图 所示门电路,试写出输出函数Y的逻辑表达式。

4、CMOS传输门TG和TTL与非门G组成电路如下图所示。写出C=0和C=1时电路输出Y的表达式。

第3章 组合数字电路

第三章单元测验

1、半加器和的输出端与输入端的逻辑关系是 ( )
A、与非
B、或非
C、与或非
D、异或

2、不考虑控制信号,74LS148编码器有( )。
A、三个输入端,三个输出端
B、八个输入端,八个输出端
C、三个输入端,八个输出端
D、八个输入端,三个输出端

3、
A、00100000
B、11011111
C、11110111
D、00000100

第三章的单元作业

1、分析图3.1所示电路的逻辑功能,写出输出的逻辑表达式,列出真值表,说明其逻辑功能。

2、设计一组合数字电路,输入为四位二进制码B3B2B1B0,当B3B2B1B0是BCD8421码时输出Y=1;否则Y=0。列出真值表,写出与或非型表达式,用集电极开路门实现。

3、图3.14是由3线/8线译码器74LS138和与非门构成的电路,试写出P1和P2的表达式,列出真值表,说明其逻辑功能。

4、设计用3个开关控制一个电灯的电路,要求改变任何一个开关的状态都能控制电灯由亮变灭或由灭变亮。 (1)写出真值表与表达式; (2)用基本门电路实现其逻辑电路; (3)用最小项译码器74LS138实现; (4)用八选一数据选择器74LS151实现。

5、用8线-3线编码器74LS148和适当的门电路构成的逻辑电路如图3.27,试分析其功能。

第4章 触发器和定时器

第四章 单元测验

1、设计一个24进制计数器需要( )个触发器。
A、8
B、5
C、13
D、4

2、T触发器中,当T=1时,触发器实现( )功能。
A、置1
B、置0
C、计数
D、保持

3、一个 JK 触发器有( )个稳态。
A、4
B、3
C、2
D、1

4、若将一个正弦波电压信号转换成同一频率的矩形波,应采用( )电路。
A、单稳态触发器
B、多谐振荡电路
C、施密特触发器
D、分频电路

第四章单元作业

1、图(a)是由与非门构成的基本RS触发器,试画出在图(b)所示输入信号的作用下的输出波形。 (a)逻辑图 (b)波形图

2、按下图所示的输入波形,分别画出正电位和正边沿两种触发方式D触发器的输出波形。

3、根据下图所示电路,若忽略门及触发器的传输延迟时间,画出在CP和X信号作用下所对应的Q1及Q2的波形(设Q1、Q2的初始状态为0)。

4、今有两个TTL J-K触发器,一个是主从触发方式,另一个是下降边沿触发,已知两者的输入波形均如下图所示,试分别画出两个触发器的输出波形。(初始状态均为“0”)

5、图(a)是由555定时器构成的单稳态触发电路,请问: (1) 简要说明其工作原理; (2) 计算暂稳态维持时间tw。 (3) 画出在图(b)所示输入ui作用下的uC和uO的波形。 (4) 若ui的低电平维持时间为15ms,要求暂稳态维持时间tw不变,应采取什么措施?

第5章 时序数字电路

第五章 单元测验

1、指出下列电路中能够把串行数据变成并行数据的电路应该是( )。
A、JK触发器
B、3/8线译码器
C、移位寄存器
D、十进制计数器

2、属于时序逻辑电路的部件是( )。
A、编码器
B、加法器
C、数据选择器
D、计数器

3、8位移位寄存器,串行输入时经 ( )个触发脉冲后,8位数码全部移入寄存器中。
A、8
B、4
C、2
D、1

第五章单元作业

1、分析图5.3所示时序电路的逻辑功能。要求列出状态表,画出状态图,并说明它是同步计数器还是异步计数器,是几进制计数器,是加法还是减法计数器,能否自启动。

2、试用J-K触发器设计一个同步余3循环码十进制减法计数器,状态转换图如图5.7所示。用J-K触发器实现此电路,并检查所设计电路的自启动情况。

3、用JK触发器设计“1011”序列检测器。要求写出:(1)状态图;(2)状态表;(3)激励方程;(4)逻辑电路图。

4、试分析图5.12所示的计数器在M=1和M=0是各是几进制。

5、分析图5.13所示(a)和(b)电路,说明是多少进制的计数器。

第6章 存储器及大规模集成电路

第六章 单元测验

1、随机存取存储器具有( )功能。
A、可读/写
B、不可读/写
C、.只读
D、只写

2、下图是用4×4位的ROM实现的逻辑函数(A1为高位),表达式为的是( )。
A、D0
B、D1
C、D2
D、D3

第六章单元作业

1、下图是16×4位ROM,A3、A2、A1、A0为地址输入,D3、D2、D1、D0为数据输出,试分别写出D3,D2,D1和D0的逻辑表达式。

2、由一个三位二进制加法计数器和一个ROM构成的电路如图(a)所示。 ⑴写出输出F1、F2和F3的表达式; ⑵画出CP作用下F1、F2和F3的波形(计数器的初态为”0“)

3、试分析下图所示电路的工作原理,画出共阴极七段数码管显示内容。(表6.1中列出的是2716的十六个地位地址单元中所存的数据)。

第7 章 数模与模数转换器

第七章 单元测验

1、八位D/A转换器的最小电压增量为0.01V,当输入代码为10010001时,输出电压为( )V。
A、1.28
B、1.54
C、1.45
D、1.56

2、8位D/A转换器当输入数字量只有最高位为高电平时输出电压为5V,若只有最低位为高电平,则输出电压为 。若输入为10001001,则输出电压为 。
A、20mV, 2.68V
B、40mV, 5.36V
C、40mV, 3.48V
D、20mV, 1.74V

3、已知被转换信号的上限频率为10kHZ,则A/D转换器的采样频率应高于 。完成一次转换所用时间应小于 。
A、20KHz , 0.5ms
B、10KHz , 0.01ms
C、20KHz , 0.05ms
D、40KHz , 0.025ms

第七章单元作业

1、【习题7.1】填空 ⑴8位D/A转换器当输入数字量只有最高位为高电平时输出电压为5V,若只有最低位为高电平,则输出电压为 。若输入为10001000,则输出电压为 。 ⑵A/D转换的一般步骤包括 、 、 和 。 ⑶已知被转换信号的上限频率为10kHZ,则A/D转换器的采样频率应高于 。完成一次转换所用时间应小于 。 ⑷衡量A/D转换器性能的两个主要指标是 和 。 ⑸就逐次逼近型和双积分型两种A/D转换器而言, 抗干扰能力强; 转换速度快。

2、【习题7.3】双积分型A/D转换器如图7.22所示,请简述其工作原理并回答下列问题:

3、【习题7.5】有一个逐次逼近型8位A/D转换器,若时钟频率位250kHZ。 (1)完成一次转换需要多长时间? (2)输入ui和D/A转换器的输出uo的波形如图7.4所示,则A/D转换器的输出为多少?

期末考试

《数字电子技术基础》期末考试卷

1、一、(本题20分,每题5分) 1. 请写出如题一第1题图所示Y的最简逻辑函数表达式和约束条件逻辑函数表达式。 题一第1题图

2、2. 请用如题一第2题图所示边沿JK触发器实现对时钟CP的二分频和四分频电路。 题一第2题图

3、3. 如题一第3题图所示,当A=0V时,问B端等于多少伏,此时G1门的拉电流是多少;当A和B端均悬空时,Y端等于多少伏,此时G1门的灌电流是多少;当A端对地接有100Ω的电阻时,Y端等于多少伏。 题一第3题图

4、

5、二、(本题10分)设计一个温度控制器,控制教室里的2个功率不等的空调。要求控制器在三个温度下采用不同运行模式:当温度小于25o时,小功率空调运行;当温度大于25o且小于28o时,大功率空调运行;当温度大于28o时,2个空调均运行。试设计控制器逻辑电路,且用题二图所示的最小项译码器集成芯片74LS138(A2是高位)附加适当的门电路实现逻辑电路。 题二图

6、三、(本题10分)用一个集成四选一74LS153和四个集成八选一74LS151扩展成32选一电路,画出电路连接图,并标出控制端的高低位和数据。如题三图所示,分别给出了集成四选一74LS153和集成八选一74LS151逻辑符号,从高到低顺位是A2A1A0。 题三图

7、四、(本题10分)如题四图所示电路有三个触发器F2、F1、F0组成,写出各触发器的驱动方程,求各触发器的状态方程,画出状态转换图,指出该电路能实现什么功能? 题四图

8、 题五图

9、六、(本题10分) 如题六图所示555定时器,请设计一个给加热器的定时电路,要求定时22秒,并求电路参数R和C。 题六图

10、七、(本题15分)设计一个自动检测信号电路,要求当串行输入数据X连续输入三个0时,即000时输出为1,否则输出为0。(不必画电路和检验自启动)

11、八、(本题15分)如题八图所示由集成2-5分频异步加法计数器74LS290(Q3是高位)、集成只读存储器EPROM2716和集成D/A转换器7524组成的电路,请问1.由集成2-5分频异步加法计数器74LS290组成的是多少进制计数器?2.当只读存储器EPROM2716中存的是四位全加器时,其中A7A6A5A4是全加器的一个加数,A3A2A1A0是全加器的另一个加数,D3D2D1D0是全加器的和,请问A5和A4的表达式?集成D/A转换器7524数据端D7D6D5D4接收的是一组什么码?(3)集成D/A转换器7524输出模拟量的最大值是多少? 题八图

学习通数字电子技术基础_10

数字电子技术是现代电子技术的重要分支,其应用广泛,涉及到电子信息、计算机、通信等领域。在数字电子技术中,逻辑门是最基本的元件,它由一个或多个输入和一个输出组成,可以实现逻辑运算和数字信号的处理。

逻辑门的基本类型

逻辑门可以分为以下几种基本类型:

  1. 与门(AND):多个输入信号同时为1时,输出为1,否则输出为0。
  2. 或门(OR):多个输入信号中有一个或多个为1时,输出为1,否则输出为0。
  3. 非门(NOT):输入信号为0时,输出为1;输入信号为1时,输出为0。
  4. 异或门(XOR):多个输入信号中只有一个为1时,输出为1,否则输出为0。

逻辑门的应用

逻辑门可以用于数字电路的设计和实现,常用于计算机中的控制电路、数据处理电路、存储电路等。逻辑门的应用也可以扩展到各种数字电子设备和系统中。

控制电路

在计算机中,逻辑门可以用于控制电路的设计。例如,多路选择器(MUX)可以通过多个输入信号选择一个输出信号,用于控制数据在多个通道之间的传输。另外,解码器可以将输入的二进制数转换为相应的输出信号,用于控制计算机的运算和操作。

数据处理电路

在计算机中,逻辑门可以用于数据处理电路的设计。例如,加法器可以将两个二进制数相加,用于计算机的数值运算。另外,移位器可以将二进制数向左或向右移位,用于计算机的逻辑运算。

存储电路

在计算机中,逻辑门可以用于存储电路的设计。例如,触发器可以存储一个或多个位的状态,用于计算机的数据存储和传输。另外,寄存器可以存储一组二进制数,用于计算机的寄存器操作。

逻辑门的组合与简化

逻辑门可以组合成复杂的数字电路,可以实现各种逻辑运算和数字信号的处理。同时,逻辑门也可以简化为更少的门,可以减少电路的复杂度和成本。

逻辑门的组合

逻辑门可以通过串联、并联、级联等方式组合成复杂的数字电路,可以实现各种逻辑运算和数字信号的处理。例如,加法器可以由多个逻辑门组合而成,用于计算机的数值运算。

逻辑门的简化

逻辑门可以通过代数化简、卡诺图化简等方式简化为更少的门,可以减少电路的复杂度和成本。例如,卡诺图化简可以将逻辑表达式化简为最少的逻辑门,用于数字电路的优化设计。

逻辑门的发展趋势

随着科技的不断发展,逻辑门也在不断地发展和演变。未来,逻辑门将朝着以下几个方向发展:

集成度的提高

未来的逻辑门将朝着更高的集成度发展,可以将更多的门集成在一个芯片中,减小电路的体积和成本。

功耗的降低

未来的逻辑门将朝着更低的功耗发展,可以降低数字电路的能耗和热量,提高数字电子设备的效率和可靠性。

速度的提高

未来的逻辑门将朝着更高的速度发展,可以加快数字信号的处理速度和响应速度,提高数字电子设备的用户体验。

总结

数字电子技术是现代电子技术的重要分支,逻辑门是数字电路中最基本的元件,可以实现逻辑运算和数字信号的处理。逻辑门可以用于数字电路的设计和实现,常用于计算机中的控制电路、数据处理电路、存储电路等。未来,逻辑门将朝着更高的集成度、更低的功耗、更高的速度发展。

中国大学数字电子技术基础_10

数字电子技术是现代电子技术中的一种重要分支,它是通过将信号量化来处理和传输信息的。在数字电子技术中,数字信号是用离散的数值表示的,这些数值可以是二进制、八进制或十六进制的。数字电子技术已经广泛应用于计算机、通信和电子设备等领域。

数字电路的基础

数字电路是数字电子技术的基础,它由数字元件和线路构成。数字元件包括逻辑门、触发器、计数器、寄存器等。数字线路用于连接各种数字元件,它可以实现各种数字电路功能。

逻辑门是数字电路中最基本的元件,它的功能是实现逻辑运算。常用的逻辑门包括与门、或门、非门、异或门、与非门、或非门等。逻辑门的输出信号只有两种状态,即“1”和“0”。

触发器是一种存储数字信号的元件,它可以在时钟信号的作用下完成状态的改变。触发器可以分为RS触发器、D触发器、JK触发器和T触发器等几种类型。

计数器是一种能够生成计数序列的元件,它可以使用触发器、逻辑门和时钟信号来实现。计数器可以分为同步计数器和异步计数器。

寄存器是一种存储器件,它可以存储一组二进制数据。寄存器可以分为并行输入输出寄存器和串行输入输出寄存器。

数字电路的设计

数字电路的设计是数字电子技术中一个重要的环节,它包括逻辑电路设计和数字系统设计两个方面。

逻辑电路设计是指根据数字系统的功能需求,使用逻辑门、触发器等数字元件和线路构成逻辑电路。逻辑电路设计需要考虑电路的正确性、稳定性和可靠性等因素。

数字系统设计是指将多个逻辑电路组合起来构成一个完整的数字系统。数字系统设计需要考虑数字系统的性能、功耗、尺寸和成本等因素。

数字信号的处理

数字信号的处理是数字电子技术中的一个重要内容,它包括数字信号的采样、量化、编码和解码等过程。

数字信号的采样是指将模拟信号转换为离散的数字信号。采样频率越高,数字信号的还原就越精确。

数字信号的量化是指将采样后的信号量化成离散的数值。量化精度越高,数字信号的质量就越好。

数字信号的编码是指将量化后的信号转换为二进制码。常用的编码方式包括二进制编码、格雷编码、BCD编码和ASCII编码等。

数字信号的解码是指将编码后的数字信号还原为原始信号。解码的过程需要根据编码方式进行相应的解码操作。

总结

数字电子技术是现代电子技术中的一种重要分支,它已经广泛应用于计算机、通信和电子设备等领域。数字电路的基础包括逻辑门、触发器、计数器和寄存器等。数字电路的设计包括逻辑电路设计和数字系统设计两个方面。数字信号的处理包括数字信号的采样、量化、编码和解码等过程。数字电子技术的发展将继续推动现代电子技术的进步。