0.0694

五煦查题

快速找到你需要的那道考题与答案

尔雅计算机组成原理_30课后答案(学习通2023课后作业答案)

31 min read

尔雅计算机组成原理_30课后答案(学习通2023课后作业答案)

01 计算机系统概论

1.2 计算机的尔雅硬件系统随堂测验

1、1 从系统结构看,计算机组至今绝大多数计算机仍属于( )计算机。成原
A、理课并行
B、后答冯·诺依曼
C、案学串行
D、习通人工智能

2、课后CPU主要由( )组成。作业
A、答案控制器
B、尔雅控制器、计算机组运算器、成原cache
C、理课运算器、后答主存
D、控制器、主存、算术逻辑运算单元

1.3 计算机的软件系统与计算机的层次结构随堂测验

1、1.计算机的系统软件主要包括()。
A、操作系统
B、语言处理程序
C、诊断程序
D、浏览器

2、2.硬件和软件在逻辑上是等价的,任何操作可以由软件来实现,也可以由硬件来实现。

1.4 计算机的性能指标随堂测验

1、某程序P编译生成的目标代码包括A、B、 C三类指令,比例分别为40%,30%,30%, A、B、 C三类指令的CPI分别为1、2、2。假定程序P是在主频为50MHz的计算机上执行,则MIPS是( )。
A、28.25
B、31.25
C、25.25
D、32.25

1单元 计算机系统概论测试题

1、通常划分计算机发展时代是以 ()为标准的。
A、组成的电子器件
B、运算速度
C、计算机结构
D、所用语言

2、冯· 诺依曼计算机结构的核心思想是( )。
A、二进制运算
B、存储程序控制
C、有存储信息的功能
D、以运算器为核心

3、电子计算机可分为数字计算机、 模拟计算机, 它是依据()划分的。
A、计算机的用途分类
B、计算机的使用方式分类
C、信息的形式和处理方式分类
D、计算机的系统规模分类

4、目前人们所说的个人计算机属于()。
A、巨型机
B、大型机
C、小型机
D、微型机

5、下列计算机外围设备中,可以作为输入设备的是( )。
A、打印机
B、绘图仪
C、触摸屏
D、显示器

6、对计算机的软硬件资源进行管理, 是 ( )的功能。
A、操作系统
B、.数据库管理系统
C、语言处理程序
D、用户程序

7、计算机硬件能够直接执行的只是() 。
A、汇编语言
B、机器语言
C、机器语言和汇编语言
D、各种高级语言

8、只有当程序执行时, 它才会将源程序翻译成机器语言, 而且一次只能读取、翻译并执行源程序中的一行语句, 此程序称为()。
A、目标程序
B、编译程序
C、解释程序
D、汇编程序

9、当今的CPU主要包括()。
A、运算器、Cache和控制器
B、运算器和主存
C、运算器和控制器
D、控制器、ALU和主存

10、以下软件中, ()是计算机系统软件。
A、办公自动化软件
B、操作系统软件和语言编译软件
C、音频编辑软件
D、数据处理软件

11、指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是 ()。
A、指令操作码的译码结果
B、指令和数据的寻址方式
C、指令周期的不同阶段
D、指令和数据所在的存储单元

12、目前的计算机,从原理上讲()。
A、指令以二进制形式存放,数据以十进制形式存放
B、指令以十进制形式存放,数据以二进制形式存放
C、指令和数据都以二进制形式存放
D、指令和数据都以十进制形式存放

13、计算机在取指周期中从内存读出的信息流是(), 它流向控制器。
A、指令流
B、数据流
C、数值流
D、数字流

14、表示执行一条指令所需的平均时钟周期数的性能指标是指()。
A、CPI
B、MIPS
C、MFLOPS
D、TFLOPS

15、MFLOPS用来衡量计算机的()性能。
A、定点数运算性能
B、浮点数运算性能
C、储存器访问速度
D、存储器的容量

16、计算机中,指令和数据形式上没有差别, 都是一串 0/1 序列。

17、指令和数据不能放在同一个存储器中, 必须分别存放在指令存储器和数据存储器中。

18、某任务用高级语言(如 C++) 编好程序后, 则马上可调至主存直接执行。

19、主存容量为 1KB, 其含义是主存储器中能存放 1000 个字节的二进制信息。

20、一个程序由若干条指令和所处理的数据组成。

21、因为汇编语言属于低级语言,因此汇编语言编写的程序计算机能够直接执行。

22、MIPS(Million Instructions Per Second)表示每秒执行的指令条数,它反映了计算机对浮点数的处理能力。

23、计算机的一 条机器指令包括 ()码和()码两部分。

24、计 算机硬件包括运算器、()、()、总线和 I/O 设备。

25、计算机系统的层次结构从下至上可分为七级。这七级分别是硬联逻辑级、微程序级、机器级、()、()、高级语言级和应用语言级。

26、在计算机系统中, 多个系统部件之间信息传送的公共通路称为()。

27、计算机存储器的最小单位是()。 2KB 容量的存储器能够存储()k个最小单位。

28、从器件角度看, 计算机经历了四代变化。 但从系统结构看, 至今绝大多数计算机仍属于()计算机。

29、一台50MHZ的计算机,执行一条指令所需要的平均时钟周期数CPI等于1,则它的MIPS性能指标等于()。

30、CPU 的工作节拍受一个主时钟的控制, 主时钟的频率叫CPU的(),它和CPU的时钟周期互为倒数。

02 数据的表示方法

02单元 数据的表示方法单元测试题

1、下列各种数制的数中,最小的数是______。
A、(101001)2
B、(00101001)BCD
C、(233)16
D、(52)8

2、下列校验码中,最高位是校验位,奇校验正确的是______。
A、110100111
B、001000111
C、010110011
D、111000111

3、已知大写字母“A”的ASCII码值为41H,现字母“F”被存放在某个存储单元中,若采用偶校验(假设最高位作为校验位),则该存储单元中存放的十六进制数是________。
A、46H
B、C6H
C、47H
D、C7H

4、对真值0表示形式唯一的机器数是_______。
A、原码
B、补码和移码
C、反码
D、原码和反码

5、若寄存器内容为11111111,若它等于-1,则是 ______。
A、原码
B、移码
C、反码
D、补码

6、浮点数的IEEE754标准对尾数编码采用的是______。
A、原码
B、反码
C、补码
D、移码

7、在浮点数编码表示中,_______在机器数中不出现,是隐含的。
A、阶码
B、符号
C、尾数
D、基数

8、某数采用IEEE754单精度浮点数格式表示为C6400000H,则该数的真值是_______。
A、-1.5×213
B、-1.5×212
C、-0.5×213
D、-0.5×212

9、某浮点机,采用规格化浮点数表示法,阶码用移码表示(最高位代表符号位),尾数用原码表示。下列哪个机器数的表示不是规格化浮点数______。
A、11111111,1.1000...00
B、00111111,1.0111...01
C、10000001,0.1111...01
D、01111111,0.1000...10

10、IEEE754单精度浮点数格式能表示的最大正整数是______。
A、2126-2103
B、2127-2104
C、2127-2103
D、2128-2104

11、下列字符中, ASCII 码最小的是_____。
A、K
B、a
C、M
D、h

12、汉字的国标码和汉字的区位码之间的关系是_____。
A、国标码=区位码+2020H
B、国标码=区位码+8080H
C、国标码=区位码
D、国标码=区位码+A0A0H

13、按照 GB2312-80标准, 在计算机中, 汉字系统把一个汉字表示为_________。
A、汉语拼音字母的 ASCII 代码
B、十进制数的二进制编码
C、按字形笔划设计的二进制码
D、两个字节的二进制编码

14、针对8位二进制数,下列说法中正确的是______ 。
A、–127的补码为10000000
B、–127的反码等于0的移码
C、+1的移码等于–127的反码
D、0的补码等于–1的反码

15、一个8位二进制整数采用补码表示,且由3个“1”和5个“0”组成,则最小值为______ 。
A、–127 B. -32 C. -125 D. -3
B、-32
C、-125
D、-3

16、ASCII 编码是一种汉字字符编码。

17、在浮点数表示法中,阶码的位数越多,能表达的数值精度越高。

18、奇偶校验码可以检测出奇数个位的错误, 但不能确定出错的位置。

19、一个正数的补码和这个数的原码表示一样, 但正数的反码就不是该数的原码表示, 而是原码各位数取反。

20、引 入浮点数的目 的是在位数有限的前提下, 扩大数值表示的范围。

21、浮点数数的表示范围取决于尾数的位数, 精度取决于阶码的位数。

22、表示定点数时, 若要求数值0在计算机中惟一地表示为全0,应使用原码表示。

23、机器码是信息在计算机中的二进制表示形式。

24、在定点整数机中,采用1位符号位,若寄存器内容为10000000,当它表示补码时,其对应的真值分 (用十进制表示)。

25、某一数据为 10101010, 若采用偶校验, 其校验位为 _____ 。

26、设 X=-15, 假设机器码是8位的编码, 则 X的移码为_____。

27、按 IEEE754 标准, 一个浮点数的阶码 E 的值等于指数的______加上一个固定的偏移量。

28、根据小数点位置不同, 定点数有定点小数和______两种表示方法。

29、一位十进制数, 用 BCD 码表示需 位二进制码。

30、一位十进制数用 ASCII 码表示需_____位二进制码。

31、1. 为了计算机能直接处理十进制形式的数据, 采用以下两种表示形式:字符串____和______形式。

32、为了计算机能直接处理十进制形式的数据, 采用以下两种表示形式:字符串形式和______形式。

03 定点数的运算方法及运算器

03单元 数据的运算方法及运算器单元测试题

1、在串行进位加法器中,影响加法器运算速度的关键因素是 。
A、门电路的级延迟
B、元器件速度
C、进位传递延迟
D、各位加法器速度的不同

2、用8片74181和两片74182可组成 。
A、组内并行进位、组间串行进位的32位ALU。
B、二级先行进位结构的32位ALU
C、组内先行进位、组间先行进位的16位ALU
D、三级先行进位结构的32位ALU

3、若X=103,Y=-25,则下列表达式采用8位定点补码运算实现时,会发生溢出的是______。
A、X+Y
B、-X+Y
C、X-Y
D、-X-Y

4、若采用双符号位补码表示数据,则两个正整数相加产生溢出时,双符号位为 。
A、00
B、01
C、10
D、11

5、补码定点整数 10010101 算术右移一位后的值为 。
A、01001010
B、010010101
C、10001010
D、11001010

6、设机器数字长 8 位(含一位符号位), 若机器数 D5H 为反码, 则算术左移一位和算术右移一位分别为 。
A、ABH, EAH
B、AAH, EAH
C、ABH, AAH
D、AAH, AAH

7、原码乘法运算中, 符号位单独处理, 乘积的符号是 。
A、两个操作数符号相与
B、两个操作数符号相或
C、两个操作数符号相异或
D、乘数的符号

8、在补码表示的机器中若寄存器 A 中存放数 9EH, 经过一次 运算它可以变为 CFH。
A、算术左移
B、逻辑左移
C、算术右移
D、逻辑右移

9、实现两原码相除的运算可采用加减交替法, 加减交替法的算法中 。
A、每步操作后, 若不够减, 则需恢复余数。
B、在整个算法过程中, 从不恢复余数 。
C、每步操作后, 若为负商, 则恢复余数。
D、仅当最后一步不够减时, 才恢复一次余数。

10、在定点数运算中产生溢出的原因是 。
A、运算过程中最高位产生了进位或借位。
B、运算结果的操作数超出了机器的表示范围。
C、寄存器的位数太少, 不得不舍弃最低有效位。
D、参加运算过程的操作数超出了机器的表示范围。

11、用补码双符号位表示的定点整数, 下面是两个数进行加运算的结果,哪种情况属于下溢 。
A、1100000000
B、010000000
C、100000000
D、000000000

12、加法器中第 i 位的进位传递条件 P i 为 。
A、Xi ⊕ Yi
B、X i + Yi
C、X i + Yi + C i-1
D、(Xi⊕Yi)Ci-1

13、.在定点运算器中,无论采用双符号位还是单符号位,必须有___,它一般用异或门来实现。
A、译码电路
B、编码电路
C、溢出判别电路
D、移位电路

14、在原码除法(加减交替法) 中, 上商 1。
A、余数为正
B、余数的符号与除数的符号不同
C、余数的符号与除数的符号相同
D、余数的符号与被除数的符号不同

15、在哪种结构的运算器中需要在 ALU 的两个输入端加上两个缓冲寄存器 。
A、单总线结构
B、双总线结构
C、三总线结构
D、单总线结构、双总线结构和三总线结构都需要加

16、已知x=-1011,y=-0110,用变形补码计算x+y的运算结果有溢出发生。

17、定点补码运算时,其符号位不参加运算。

18、N乘N位的原码阵列乘法器的输出是一个N乘N位的二进制数。

19、全加器和半加器的区别在于是否考虑低位向高位进位, 考虑低位向本位有进位的加法器称为全加器。

20、一般采用补码运算的二进制减法器, 来实现定点二进制数加减法的运算。

21、整数运算器的核心功能部件是ALU。

22、用加减交替法计算X÷Y,因运算步骤不固定,所有这样的运算器很难实现。

23、加法器是构成运算器的基本部件, 为提高运算速度, 运算器一般都采用串行加法器。

24、在定点整数运算中,引入先行进位概念的目的是 。

25、完成浮点加/减法运算一般要经过: 0操作数检查、 、尾数加/减、规格化、溢出判断这5步。

26、浮点数的运算中,可通过 部分是否有溢出,来判断浮点数是否有溢出。

27、使用74LS181这种器件来构成一个16位的ALU,需要使用______片74LS181。

28、在原码除法中, 位不直接参加 运算,需要单独处理。

29、已知:X=11011,Y=-11111,用带求补器的补码阵列乘法器计算X*Y,X*Y的补码等于 。

30、若采用双符号位补码运算,则发生负溢的特征是∶双符号位为 。

31、运算器的核心功能部件是 。

04 浮点数的运算方法及其运算器

04单元 浮点数的运算方法及其运算器单元测试

1、设某浮点机的阶码基数为2, 两个浮点数x , y 的阶差为 1(x 的阶码大), 则x -y 的过程中, 对阶时应( )。
A、将x 的尾数左移 1 位
B、将x 的尾数左移 2 位
C、将y 的尾数右移 2位
D、将y的尾数右移 1 位

2、浮点机中,浮点数的尾数采用双符号补码表示, 如果尾数相加后, 符号位为 01, 表示( )。
A、发生溢出, 需要中断处理。
B、发生溢出, 按机器零处理。
C、需要右规, 且右规后才能判断是否溢出
D、需要左规, 且左规后才能判断是否溢出。

3、如果浮点数尾数用补码表示, 则判断下列哪一项的运算结果是规格化数()。
A、1. 11000
B、0. 01110
C、1. 00010
D、0. 01010

4、在浮点数的尾数用原码进行运算时, 判断结果是否为规格化的方法是()。
A、阶的符号位与尾数的符号位不同
B、尾数的符号位与最高数值位相同
C、尾数的符号位与最高数值位不同
D、尾数的最高数值位为 1

5、在浮点加法运算中, 主要的操作步骤是()、对阶、 尾数相加、 结果规格化、 舍入、 溢出检 查。
A、0操作数检查
B、求两数的阶差
C、比较两尾数的大小
D、比较两阶码的大小

6、一个浮点数, 当其补码尾数右移 1 位时, 为使其值不变化, 阶码应该()。
A、阶码-1
B、阶码+1
C、阶码+2
D、阶码-2

7、浮点运算由阶码运算和() 共同完成。
A、尾数运算
B、阶符运算
C、数符运算
D、阶码比较

8、浮点数加减运算中的对阶是( )。
A、将较小的一个阶码调整到与较大的一个阶码相同.
B、将较大的一个阶码调整到与较小的一个阶码相同
C、将被加数的阶码调整到与加数的阶码相同
D、将加数的阶码调整到与被加数的阶码相同

9、如果各段流水的操作时间不同,则流水线时钟周期应设置为()。
A、最短流水段操作时间
B、.最长流水段操作时间
C、.各段流水的操作时间总和
D、流水段数乘以最长流水段操作时间

10、理论上k级线性流水线处理可以提高()倍速度。但实际上由于存储器冲突、数据相关,这个理想的加速比不一定能达到。
A、K
B、K+1
C、K-1
D、K+2

11、假设浮点运算流水线分“阶码比较、对阶操作“、”“尾数加减”、“规格化”、“舍入处理”4个过程段,流水线共完成7次浮点数的加减运算。流水线的加速比为()。
A、2.8
B、3
C、4
D、3.2

12、流水线的吞吐率是指单位时间流水线处理任务数,如果各段流水的操作时间不同,则流水线的吞吐率是( )的倒数。
A、最短流水段操作时间
B、各段流水的操作时间总和
C、最长流水段操作时间
D、流水段数乘以最长流水段操作时间

13、某流水线浮点加法器分为五级,若每一级所需要的时间分别是6ns、7ns、8ns、9ns和6ns,则此流水线的最大加速比为()。
A、2.0
B、4.0
C、5.2
D、3.8

14、线性流水硬件结构由各子任务的处理部件、() 和各子任务处理部件公用的时钟组成。
A、高速缓冲寄存器
B、三态门
C、多路选择器
D、反相器

15、K级线性流水中要处理n个任务,k个时钟周期用于处理第一个任务。K个周期后,流水线被装满,剩余的n-1个任务需要()个周期完成。
A、n
B、2n
C、k
D、n-1

16、浮点运算器中,阶码部件需要实现加、 减、 乘、 除四种运算。

17、浮点运算器可用两个定点运算部件:阶码部件和尾数部件, 阶码部件只进行阶码相加、 相减和比较操作,尾数部件可实现加减乘除运算。

18、在浮点数舍入中, 只有左规格化时可能要舍入。

19、在浮点数舍入中, 只有右规格化时可能要舍入。

20、K级流水线,流水线的最大加速比一定等于K。

21、对一个任务的处理,采用流水线技术不能提高工作效率。

22、浮点机中,浮点数的尾数采用双符号补码表示, 如果尾数相加后, 符号位为 01, 表示发生溢出, 需要中断处理。

05 存储系统及主存储器

05 单元 存储系统及主存储器测试题

1、计算机的存储器采用分级存储体系的主要目的是______。
A、便于读写数据
B、解决存储容量、存取速度、价格三者之间的矛盾
C、方便保存大量数据
D、便于系统升级

2、下列各类存储器中,不采用随机存取方式的是______。
A、EPROM
B、CD-ROM
C、DRAM
D、SRAM

3、磁盘属于________类型的存储器。
A、随机存取存储器(RAM)
B、只读存储器(ROM)
C、顺序存取存储器(SAM)
D、直接存取存储器(DAM)

4、存储器的存储周期是指______。
A、存储器的读出时间
B、存储器的写入时间
C、存储器进行连续读或写操作所允许的最短时间间隔
D、存储器进行一次读或写操作所需的平均时间

5、和外存储器相比,内存储器的特点是______。
A、容量大,速度快,成本低
B、容量大,速度慢,成本高
C、容量小,速度快,成本高
D、容量小,速度快,成本低

6、设机器字长为32位,一个容量为16MB的存储器,CPU按半字寻址,其可寻址的单元数是_______个。
A、224
B、223
C、222
D、221

7、某机字长32位,存储容量256MB,若按字编址,则它的寻址范围是_______。
A、1M
B、512KB
C、64M
D、256KB

8、某计算机字长为32位,其存储容量为4GB,若按双字编址,则它的寻址范围是_______。
A、4G
B、0.5G
C、1G
D、2G

9、在多级存储体系中,“Cache-主存”结构的作用是解决_______的问题。
A、主存容量不足
B、主存与辅存速度不匹配
C、辅存与CPU速度不匹配
D、主存与CPU速度不匹配

10、某一SRAM芯片,其容量为1024×8位,除电源和接地端外,该芯片的引脚的最小数目是 ______。
A、21
B、22
C、23
D、24

11、若RAM中每个存储单元为16位,则下面叙述中正确的______。
A、地址线是16位
B、数据线是16位
C、指令长度是16位
D、控制线是16位

12、DRAM的刷新是以______为单位的。
A、存储单元
B、行
C、列
D、存储字

13、某容量为256MB的存储器由若干4M×8位的DRAM芯片组成,该DRAM芯片的地址引脚和数据引脚总数为______。
A、19
B、22
C、30
D、36

14、用存储容量为16K×1位的存储器芯片来组成一个64K×8位的存储器,则在字方向和位方向分别扩展了______倍。
A、4、2
B、8、4
C、2、4
D、4、8

15、设CPU地址总线有24根,数据总线有32根,用512K×8位的RAM芯片构成该机的主存储器,则该机主存最多需要______片这样的芯片。
A、256
B、512
C、64
D、128

16、下列各类存储器中,属于易失性存储器的是______。
A、EPROM
B、CD-ROM
C、FLASH
D、SRAM

17、某计算机系统,其操作系统保存在硬盘上,其内存储器应该采用______。
A、RAM
B、ROM
C、RAM和ROM
D、都不是

18、在下列几种存储器中,CPU不能直接访问的是______。
A、硬盘
B、内存
C、Cache
D、寄存器

19、设机器字长为64位,存储容量为128MB,若按字编址,它可寻址的单元个数是______。
A、16MB
B、16M
C、32MB
D、32M

20、存储器分层体系结构中,存储器从速度最快到最慢的排列顺序是______。
A、寄存器—主存—Cache—辅存
B、寄存器—主存—辅存—Cache
C、寄存器—Cache—辅存—主存
D、寄存器—Cache—主存—辅存

21、某EPROM存储器容量为32K×16位,则其______。
A、地址线为16根,数据线为32根
B、地址线为32根,数据线为16根
C、地址线为15根,数据线为16根
D、地址线为16根,数据线为15根

22、某一DRAM芯片,采用地址复用技术,其容量为1024×8位,除电源和接地端外,该芯片的引脚数最少是______。(读写控制线为2根)
A、16
B、17
C、19
D、21

23、U盘属于______类型的存储器。
A、高速缓存
B、主存
C、只读存储器
D、随机存取存储器

24、下列说法正确的是______。
A、EPROM是可改写的,故而可以作为随机存储器
B、EPROM是可改写的,但不能作为随机存储器
C、EPROM是不可改写的,故而不能作为随机存储器
D、EPROM只能改写一次,故而不能作为随机存储器

25、下列存储器中,在工作期间需要周期性刷新的是______。
A、SRAM
B、SDRAM
C、ROM
D、FLASH

26、某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址。现要用2K×8位的ROM芯片和4K×4位的RAM芯片来设计该存储器,则需要上述规格的ROM芯片数和RAM芯片数分别是______。
A、1、15
B、2、15
C、1、30
D、2、30

27、4个16K×8位的存储器芯片,可设计为______容量的存储器。
A、32K×16位
B、16K×16位
C、32K×8位
D、8K×16位

28、某计算机存储器按字节编址,主存地址空间大小为64MB,则该存储器地址寄存器的位数至少是______。
A、23位
B、24位
C、25位
D、26位

29、某32位计算机系统,以4个字节为编址单位,当在该系统中用8KB的存储器芯片构成32KB的存储体时,应进行存储器的______设计。
A、位扩展
B、字扩展
C、字位扩展
D、字位均不扩展

30、地址总线A13(高位)~A0(低位),现用4K×4位的存储器芯片组成16KB存储器,则产生片选信号的译码器的输入地址线应该是______。
A、A0A1
B、A2A3
C、A10A11
D、A12A13

31、EPROM是指
A、不可编程的只读存储器
B、一次可编程的只读存储器
C、紫外线可擦除可编程的只读存储器
D、电可擦除可编程的只读存储器

32、可编程的只读存储器 。
A、不一定是可改写的
B、一定是可改写的
C、一定是不可改写的
D、与是否可改写无关

06 高速存储器

06单元 高速存储器测试题

1、双端口存储器之所以能进行高速读/写,是因为采用_______。
A、高速芯片
B、两套相互独立的读写电路
C、流水线技术
D、新型器件

2、双端口存储器在_______情况下会发生读/写冲突。
A、左端口与右端口的地址码不同
B、左端口与右端口的地址码相同
C、左端口与右端口的数据码不同
D、左端口与右端口的数据码相同

3、交叉存储器实际上是一种_______的存储器,它能_______执行多个独立的读/写操作。
A、模块式、并行
B、整体式、串行
C、模块式、串行
D、整体式、并行

4、一个四体并行低位交叉存储器,每个模块的容量是64K×32位,存取周期为200ns,总线周期为50ns,则下述说法中正确的是_______。
A、在200ns内,该存储器能向CPU提供256位二进制信息
B、在200ns内,该存储器能向CPU提供128位二进制信息
C、在50ns内,每个模块能向CPU提供256位二进制信息
D、在50ns内,每个模块能向CPU提供128位二进制信息

5、已知单个存储体的存储周期为110ns,总线传输周期为10ns,则当采用低位交叉编址的多模块存储器时,存储体数应_______。
A、小于11
B、小于等于11
C、大于11
D、大于等于11

6、在高速缓存系统中,主存容量为12MB,Cache容量为400KB,则该存储系统的容量是_______。
A、12MB+400KB
B、12MB
C、12MB~12MB+400KB
D、12MB-400KB

7、某计算机的存储系统由cache和主存组成,某程序执行过程中访存2000次,其中访问cache缺失(未命中)100次,则cache的命中率是_______。
A、5%
B、9.5%
C、50%
D、95%

8、某计算机的cache共有16行,采用二路组相联映射方式,每个主存块大小为32字节,按字节编址,主存129号单元所在主存块应装入到的cache组号(从0开始)是_______。
A、0
B、2
C、4
D、6

9、下列因素中,与cache的命中率无关的是_______。
A、主存的存取时间
B、块的大小
C、cache的组织方式
D、cache的容量

10、在cache的地址映射中,若主存中的任意一块均可映射到cache内的任意一行的位置上,则这种映射方法是_______。
A、全相联映射
B、直接映射
C、组相联映射
D、混合映射

11、下列说法中,正确的是_______。
A、多体交叉存储器主要解决扩充容量问题
B、cache与主存统一编址,cache的地址空间是主存空间的一部分
C、主存都是由易失性的随机读写存储器构成的
D、cache的功能全部由硬件实现

12、当访问cache系统失效时,通常不仅主存要向CPU传送信息,同时还需要将信息写入cache,在此过程中传送和写入信息的数据宽度各为_______。
A、块、页
B、字、字
C、字、块
D、块、块

13、假设某计算机按字编址,cache有4行,cache和主存之间交换的块大小为1个字。若cache的内容初始为空,采用2路组相联映射方式和LRU替换策略。访问的主存地址依次是0,4,8,2,0,6,8,6,4,8时,命中cache的次数是_______。
A、1
B、2
C、3
D、4

14、关于cache的更新策略,下列说法正确的是_______。
A、读操作时,全写法和写回法在命中时应用
B、写操作时,写回法和写分配法在命中时应用
C、读操作时,全写法和写一次法在失效时应用
D、写操作时,写分配法和非写分配法在失效时应用

15、容量为128KB的cache,每块16字节,采用8路组相联。字节地址1234567H的单元调入cache,则其tag应为_______。
A、1234H
B、0123H
C、048DH
D、048CH

16、有一主存-cache层次的存储器,主存容量为1MB,cache容量为16KB,每字块有8个字,每字32位。采用直接地址映射方式,若主存地址为35301H,且CPU访问cache命中,则在cache的第_______字块中。(cache的起始字块为第0字块)
A、152
B、153
C、154
D、155

17、一个八体并行低位交叉存储器,每个模块的容量是32K×16位,存取周期为400ns,总线周期为100ns,则下述说法中正确的是_______。
A、在400ns内,该存储器能向CPU提供128位二进制信息
B、在400ns内,该存储器能向CPU提供16位二进制信息
C、在100ns内,每个模块能向CPU提供128位二进制信息
D、在100ns内,每个模块能向CPU提供256位二进制信息

18、下列说法中错误的是_______。
A、高位多体交叉存储器能提高存储器的读写速度。
B、低位多体交叉存储器能提高存储器的读写速度。
C、高位多体交叉存储器可能在一个存储周期内连续访问多个模块。
D、低位多体交叉存储器可能在一个存储周期内连续访问多个模块。

19、由高速缓存-主存构成的二级存储系统中,CPU访问该存储系统时发出的地址是______。
A、高速缓存地址
B、主存物理地址
C、虚拟地址
D、逻辑地址

20、某计算机主存按字编址,当cache未命中时,需要访问主存,同时还需要将访问到的信息放入cache中。在此过程中,访问主存的数据宽度是______。
A、字
B、字节
C、块
D、页

21、在cache的地址映射中,若主存中的任意一块在cache中只有唯一的一行位置可存放,则这种映射方法是_______。
A、全相联映射
B、直接映射
C、组相联映射
D、随机映射

22、某cache共有16行,主存每块32字节,采用直接映射。字节地址123456H的单元调入cache,则其tag应为_______。
A、0123H
B、1234H
C、91AH
D、91BH

23、某cache共有8行,主存每块32字节,采用全相联映射。字节地址123456H的单元调入cache,则其tag应为_______。
A、12345H
B、01234H
C、91A2H
D、91B2H

24、下列cache的替换算法中,命中率最高的是_______。
A、最不经常使用(LFU)算法
B、近期最少使用(LRU)算法
C、随机替换算法
D、先进先出(FIFO)算法

25、下列cache的替换算法中,速度最快的是_______。
A、最不经常使用(LFU)算法
B、近期最少使用(LRU)算法
C、随机替换算法
D、先进先出(FIFO)算法

07 虚拟存储器

07单元 虚拟存储器测试题

1、虚拟存储器管理方式常用的有段式、页式、段页式,它们在与主存交换信息时的单位以下表述正确的是_______。
A、段式采用“页”
B、页式采用“块”
C、段页式采用“段”和“页”
D、页式和段页式均采用“页”

2、采用虚拟存储器的主要目的是_______。
A、提高主存储器的存取速度
B、扩大主存储器的存储空间
C、提高外存储器的存取速度
D、扩大外存储器的存储空间

3、常用的虚拟存储系统由_______两级存储器组成。
A、主存-辅存
B、主存-cache
C、Cache-辅存
D、寄存器-主存

4、在虚拟存储器中,当程序正在执行时,由_______完成地址映射。
A、程序员
B、编译器
C、装入程序
D、操作系统

5、下列命令组合情况中,一次访存过程中,不可能发生的是_______。
A、TLB未命中,cache未命中,页表未命中
B、TLB未命中,cache命中,页表命中
C、TLB命中,cache未命中,页表命中
D、TLB命中,cache命中,页表未命中

6、下列关于虚存的叙述中,正确的是_______。
A、对应用程序员透明,对系统程序员不透明
B、对应用程序员不透明,对系统程序员透明
C、对应用程序员、系统程序员都不透明
D、对应用程序员、系统程序员都透明

7、下列关于存储系统的描述中不正确的是_______。
A、每个程序的虚地址空间可以远大于实地址空间,也可以远小于实地址空间
B、多级存储体系由cache、主存和虚拟存储器构成
C、cache和虚拟存储器这两种存储器管理策略都利用了程序的局部性原理
D、当cache未命中时,CPU可以直接访问主存,而外存与CPU之间则没有直接通路

8、虚拟存储器的页表有快表和慢表之分,下面关于页表的叙述中正确的是_______。
A、快表与慢表都存储在主存中,但快表比慢表容量小
B、快表采用了优化的搜索算法,因此查找速度快
C、快表比慢表的命中率高,因此快表可以得到更多的搜索结果
D、快表采用相联存储器件组成,按照查找内容访问,因此比慢表查找速度快

9、虚拟段页式存储管理方案的特点为_______。
A、空间浪费大、存储共享不易、存储保护容易、不能动态连接
B、空间浪费小、存储共享容易、存储保护不易、不能动态连接
C、空间浪费大、存储共享不易、存储保护容易、能动态连接
D、空间浪费小、存储共享容易、存储保护容易、能动态连接

10、计算机系统中实现虚实地址转换的核心部件称为_______。
A、存储控制器
B、Cache
C、MMU
D、TLB

11、在页式虚拟存储器中,页面大小1KB,用户空间共16个页面,其中0、1、2、3、4页已装入主存,分别对应的物理页号是1、5、3、7、2,则虚拟地址0A2CH对应的物理地址是 。
A、1E2CH
B、032CH
C、302CH
D、0E2CH

12、虚拟存储器就是把硬盘虚拟成主存。

13、虚拟存储器技术提高了计算机的速度。

14、虚拟存储器的最大存储空间为主存空间容量和辅存空间容量之和。

15、在页式虚拟存储系统中,若页面大小加倍,则缺页中断的次数会减半。

16、在虚拟存储器中,允许程序员用比主存空间大得多的外存空间编程。

17、在虚拟存储器中,外存和主存以相同的方式工作。

08 指令系统

08单元 指令系统测试题

1、以下有关指令系统的说法错误的是______。
A、指令系统是一台机器硬件能执行的指令全体
B、任何程序运行前都要先转化为机器语言程序
C、指令系统是计算机软件、硬件的界面
D、指令系统和机器语言是无关的

2、在CPU执行指令的过程中,指令的地址由______给出。
A、程序计数器PC
B、指令的地址码字段
C、操作系统
D、程序员

3、下列哪种指令不属于程序控制指令________。
A、无条件转移指令
B、条件转移指令
C、中断隐指令
D、循环指令

4、程序控制类指令的功能是______。
A、进行算术运算和逻辑运算
B、进行主存与CPU之间的数据传送
C、进行CPU和I/O设备之间的数据传送
D、改变程序的执行顺序

5、以下叙述错误的是_______。
A、为了便于取指,指令的长度通常为存储字长的整数倍
B、单地址指令是固定长度的指令
C、单字长指令可加快取指令的速度
D、单地址指令可能有一个操作数,也可能有两个操作数

6、能够完成两个数的算术运算的单地址指令,地址码指明一个操作数,另一个操作数来自于_______方式。
A、立即寻址
B、隐含寻址
C、间接寻址
D、基址寻址

7、某指令系统有200条指令,对操作码采用固定长度二进制编码,最少需要用_______位。
A、4
B、8
C、16
D、32

8、在指令格式中,采用扩展操作码设计方案的目的是______。
A、减少指令字长度
B、增加指令字长度
C、保持指令字长度不变而增加指令的数量
D、保持指令字长度不变而增加寻址空间

9、某计算机系统采用32位单字长指令,地址码为12位,如果定义了250条二地址指令,则还可以定义______条单地址指令。
A、4k
B、8k
C、16k
D、24K

10、某计算机按字节编址,指令字长固定且只有两种指令格式,其中三地址指令29条,二地址指令107条,每个地址字段为6位,则指令字长至少应该是______。
A、23位
B、24位
C、28位
D、32位

11、下列寻址方式中,不属于偏移寻址方式的是______。
A、间接寻址
B、基址寻址
C、相对寻址
D、变址寻址

12、指令系统中采用不同寻址方式的目的是______。
A、提供扩展操作码的可能并降低指令译码难度
B、可缩短指令字长,扩大寻址空间,提高编程的灵活性
C、实现程序控制
D、三者都正确

13、直接寻址的无条件转移指令的功能是将指令中的地址码送入______。
A、程序计数器PC
B、累加器AC
C、指令寄存器IR
D、地址寄存器MAR

14、为了缩短指令中某个地址段的位数,有效的方法是采用______。
A、立即寻址
B、变址寻址
C、基址寻址
D、寄存器寻址

15、在数据的各种寻址方式中,获取操作数最快的方式是______。
A、直接寻址
B、立即寻址
C、寄存器寻址
D、间接寻址

16、指令的地址码给出的是操作数的有效地址,则该指令采用的是______。
A、直接寻址
B、立即寻址
C、寄存器寻址
D、间接寻址

17、相对寻址方式中,指令所提供的相对地址实质上是一种______。
A、立即数
B、内存地址
C、以本条指令在内存中首地址为基准位置的偏移量
D、以下条指令在内存中首地址为基准位置的偏移量

18、某机器指令字长为16位,主存按字节编址,取指令时,每取一个字节PC自动加1。当前指令地址为2000H,指令内容为相对寻址的无条件转移指令,指令中的形式地址为40H。那么取指令后及指令执行后PC内容为______。
A、2000H,2042H
B、2002H,2040H
C、2002H,2042H
D、2000H,2040H

19、对按字寻址的机器,程序计数器和指令寄存器的位数各取决于_______。
A、机器字长,存储器的字数
B、存储器的字数,指令字长
C、指令字长,机器字长
D、地址总线宽度,存储器的字数

20、假设变址寄存器R的内容为1000H,指令中的形式地址为2000H;地址1000H中的内容为2000H,地址2000H中的内容为3000H,地址3000H中的内容为4000H,则变址寻址方式下访问到的操作数是_______。
A、1000H
B、2000H
C、3000H
D、4000H

21、下列关于RISC说法中,错误的是_______。
A、RISC普遍采用微程序控制器
B、RISC大多数指令在一个时钟周期内完成
C、RISC的内部通用寄存器数量相对CISC多
D、RISC的指令数、寻址方式和指令种类相对CISC少

22、下列描述中,不符合RISC指令系统特点的是_______。
A、指令长度固定,指令种类少
B、寻址方式种类尽量减少,指令功能尽可能强
C、增加寄存器的数目,以尽量减少访存次数
D、选取使用频率最高的一些简单指令,以及很有用但不复杂的指令

23、下列寻址方式中,最适合按下标顺序访问一维数组元素的是_______。
A、相对寻址
B、寄存器寻址
C、直接寻址
D、变址寻址

24、在多道程序设计中,最重要的寻址方式是_______。
A、相对寻址
B、间接寻址
C、立即寻址
D、寄存器寻址

25、指令寻址方式中有顺序和跳跃两种,采用跳跃寻址方式可以实现_______。
A、程序浮动
B、程序的调用
C、程序的条件浮动
D、程序的转移

26、某机器字长为16位,主存按字节编址,转移指令采用相对寻址,由两个字节组成,第一个字节为操作码字段,第二个字节为相对位移量字段。假定区指令时,每取一个字节PC自动加1。若某转移指令所在主存地址为2000H,相对位移量字段的内容为06H,则该转移指令成功转移后的目标地址是_______。
A、2006H
B、2007H
C、2008H
D、2009H

27、某条指令的中的一个操作数采用寄存器间接寻址方式,假定指令中给出的寄存器编号是6,6号寄存器的内容是1200H,地址为1200H单元中的内容为1210H,地址1210H单元中的内容为1300H,地址1300H单元中的内容为1312H,则该操作数的有效地址是_______。
A、1200H
B、1210H
C、1300H
D、1312H

28、寄存器间接寻址方式中,操作数在_______里。
A、通用寄存器
B、主存单元
C、程序计数器
D、堆栈

29、以下叙述中,_______是正确的。
A、RISC机一定采用流水线技术
B、采用流水线技术的机器一定是RISC机
C、RISC机的兼容性优于CISC机
D、RISC机中配备很少的通用寄存器

30、关于指令的功能及分类,下列叙述中正确的是_______。
A、算术与逻辑运算指令都需要两个操作数
B、移位指令通常用于把指定的两个操作数左移或右移一位
C、转移指令、子程序调用与返回指令,用于解决数据调用次序
D、特权指令,通常仅用于实现系统软件,这类指令一般不提供给用户

09 中央处理器(一)

09 单元 中央处理器(一)单元测试题

1、下列部件不属于控制器的是 。
A、指令寄存器
B、程序计数器
C、程序状态字寄存器
D、时序电路

2、CPU保存当前正在执行指令的寄存器是______。
A、指令寄存器
B、指令译码器
C、数据寄存器
D、程序计数器

3、在一条无条件跳转指令的指令周期内,PC的值被修改_______次。
A、1
B、2
C、3
D、不确定

4、冯·诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是_______。
A、指令操作码的译码结果
B、指令和数据的寻址方式
C、指令周期的不同阶段
D、指令和数据所在的存储单元

5、指令寄存器的位数取决于 。
A、存储器的容量
B、指令字长
C、机器字长
D、存储字长

6、在计算机系统中, 表征系统运行状态部件是 。
A、程序计数器
B、累加寄存器
C、中断寄存器
D、程序状态字寄存器

7、通用寄存器是 。
A、可以存放指令的寄存器
B、可以存放程序状态字的寄存器
C、本身具有计数逻辑和移位逻辑的寄存器
D、可以编程指定多种功能的寄存器

8、指令译码器是对 进行译码。
A、整条指令指令的操作码字段 C 指令的地址 D 指令的操作数字段
B、指令的操作码字段
C、指令的地址
D、指令的操作数字段

9、在控制器的控制方式中,机器周期内的时钟周期个数可以不同,这属于 。
A、同步控制
B、异步控制
C、联合控制
D、随机控制

10、采用同步控制的目的是 。
A、提高执行速度
B、简化时序控制
C、满足不同操作对时间安排的需要
D、满足不同设备对时间安排的需要

11、CPU组成中不包括______。
A、指令寄存器
B、指令译码器
C、地址寄存器
D、地址译码器

12、程序计数器PC属于 。
A、运算器
B、控制器
C、存储器
D、I/O接口

13、计算机主频的周期是指________。
A、指令周期
B、时钟周期
C、CPU周期
D、存取周期

14、一节拍脉冲持续的时间长短是 。
A、指令周期
B、机器周期
C、时钟周期
D、主状态周期

15、指令周期是指 。
A、CPU从主存取出一条指令的时间 。
B、CPU执行一条指令的时间
C、CPU从主存取出一条指令加上执行这条指令的时间
D、时钟周期时间

16、PSW寄存器用来存放 。
A、算术运算结果
B、逻辑运算结果
C、运算类型
D、算术运算、逻辑运算的结果状态

17、执行指令时, 指令在内存中的地址存放在指令寄存器中。

18、非访内指令不需从内存中取操作数, 也不需将目的操作数存放到内存, 因此这类指令的执行不需地址寄存器参与。

19、一个指令周期由若干个机器周期组成。

20、指令周期又称为 CPU 周期。

21、取指周期的操作与指令的操作码无关。

22、时钟周期是CPU处理操作的最大时间单位。

23、程序计数器用于存放 CPU 正在执行的指令的地址。

24、指令周期是指CPU执行一条指令的时间。

25、常用的时序控制方式有同步控制方式、异步控制方式和联合控制方式三种。

26、时序信号的定时方式,常用的有同步控制、 、联合控制三种方式。

27、状态寄存器是由各种 拼成的寄存器,如进位标志、 溢出标志等。

28、控制器的功能是根据指令操作码和 来产生各种操作控制信号, 从而完成取指令和执行指令的控制。

29、在硬布线控制器中,把控制部件看作为产生专门固定 的逻辑电路。

30、微指令中的顺序控制部分用来决定 。

31、如果控制存储器使用的是EPROM等可擦写的只读存储器,从而实现运行不同软件时使用 不同的微程序, 那么这种微程序称为 。

10 中央处理器(二)

10单元 中央处理器(二)单元测试题

1、相对于微程序控制器,硬布线控制器的特点是 。
A、指令执行速度快,指令功能的修改和扩展难
B、指令执行速度慢,指令功能的修改和扩展容易
C、指令执行速度慢,指令功能的修改和扩展难
D、指令执行速度快,指令功能的修改和扩展容易

2、在微程序控制器中,形成微程序的入口地址的是 。
A、机器指令的操作码字段
B、机器指令的地址码字段
C、微指令的微地址码字段
D、微指令的微操作码字段

3、微程序控制存储器属于 的一部分。
A、CPU
B、主存
C、外存
D、缓存

4、某计算机的控制器采用微程序控制方式,微指令中的操作控制字段采用字段直接编码法,共有33个微命令,构成5个互斥类,分别包含7,3,12,5,6个微命令,则操作控制字段至少有_______位。
A、15
B、5
C、6
D、33

5、下列关于主存储器和控制存储器的叙述中,错误的是 。
A、主存储器按地址访问,控制存储器按内容访问
B、主存储器在CPU外,控制存储器在CPU内
C、主存储器存储指令和数据,控制存储器存储微指令
D、主存储器由RAM和ROM实现,控制存储器由ROM实现

6、设指令流水线把一条指令分为取指、分析、执行3个部分,且3部分的时间分别是:取指2ns、分析2ns、执行1ns,则100条指令(不考虑断流)全部执行完毕需_______。
A、204ns
B、164ns
C、184ns
D、500ns

7、通常情况下,一个微程序的周期对应一个 。
A、指令周期
B、机器周期
C、时钟周期
D、存储周期

8、垂直型微指令的特点是 。
A、控制信号经过编码产生
B、微指令格式垂直表示
C、采用微操作码
D、与水平型微指令相比微指令长度长

9、在采用增量计数器法的微指令时, 下一条微指令的地址在 。
A、微指令地址计数器中
B、当前的微指令中
C、程序计数器中
D、指令寄存器中

10、关于微指令的编码方式, 下面叙述正确的是 。
A、直接表示法和编码表示法不影响微指令的长度
B、一般情况下, 直接表示法的微指令位数多
C、一般情况下, 编码表示法的微指令位数多
D、直接表示法的微指令的执行速度比编码表示法微指令的执行速度慢

11、将微程序存储在ROM中不加修改的控制器属于 。
A、组合逻辑控制器
B、动态微程序控制器
C、静态微程序控制器
D、硬布线控制器

12、下列叙述中 是正确的。
A、控制器产生的所有控制信号称为微指令
B、微程序控制器比硬连线控制器更加灵活
C、微处理器的程序称为微程序
D、微程序和程序一样运行时需要调入到主储器中

13、微指令执行的顺序控制问题,实际上是如何确定下一条微指令的地址的问题,通常用的一种方法是断定方式,其基本思想是 。
A、用微程序计数器来产生后继微指令地址
B、通过指令中指定一个专门字段来产生后继微指令地址
C、由设计者在微指令代码中指定,或者由设计者指定的判别测试字段控制产生后继微指令地址
D、用程序计数器来产生后续微地址

14、采用RISC技术后, 计算机的体系结构又恢复到早期的比较简单的情况。

15、引入微程序机器级, 使CPU的硬件电路更为简单,可以使CPU的指令系统功能更强。

16、控制存储器是用来存放微程序的存储器, 它应该比主存储器速度快。

17、并发性指两个或两个以上事件在同一时间间隔内发生。

18、微操作是执行部件接受微命令后所进行的操作, 是计算机硬件结构中最基本的操作。

19、如果控制存储器使用的是EPROM等可擦写的只读存储器,从而实现运行不同软件时使用不同的微程序, 那么这种微程序称为静态微程序。

20、微指令中的顺序控制部分用来决定下一条微指令的地址。

21、微操作可分为 相容性和相关性两种。

22、微程序是若干条微指令的有序集合。

11 总线系统

12单元 总线系统测试题

1、同步通信之所以比异步通信具有较高的传输频率,是因为同步通信( )
A、不需要应答信号
B、总线长度较短
C、用一个公共的时钟信号进行同步
D、各部件存取时间比较接近

2、在集中式总线仲裁中,( )方式响应时间最快
A、链式查询方式
B、独立请求方式
C、计数器定时查询方式
D、分布式

3、在集中式总线仲裁中,( )方式对电路故障最敏感
A、链式查询方式
B、计数器定时查询方式
C、独立请求方式
D、分布式

4、采用串行接口进行7位ASCII码传送,带有1位奇校验位、1位起始位和1位停止位,当波特率为9600波特时,字符传送速率为( )
A、960
B、873
C、1371
D、480

5、系统总线中地址线的功能是( )
A、选择主存地址单元
B、选择进行信息传输的设备
C、选择外存地址
D、指定主存、I/O设备接口电路的地址

6、系统总线中控制线的功能是( )
A、提供主存、I/O接口设备的控制信号和响应信号
B、提供数据信息
C、提供时序信号
D、提供主存、I/O接口设备的响应信号

7、计算机使用总线结构的主要优点是便于实现积木化,同时( )
A、减少了信息传输量
B、提高了信息传输的速度
C、减少了信息传输线的条数
D、加重了CPU的工作量

8、在计数器定时查询方式下,每次计数从0开始,则( )
A、设备号小的优先级高
B、设备号大的优先级高
C、每个设备使用总线的机会相同
D、以上都不对

9、系统总线是指( )
A、运算器、控制器、寄存器之间的连接部件
B、运算器、寄存器、主存之间的连接部件
C、运算器、寄存器、外围设备之间的连接部件
D、CPU、主存、外围设备之间的连接部件

10、在三种集中式总线仲裁中,独立请求方式响应时间最快,是以( )为代价的。
A、增加处理机开销
B、增加控制线数
C、增加处理机开销和增加控制线数
D、减少处理机开销

11、以下描述PCI总线的基本概念中,正确的是( )
A、PCI总线是一个与处理器时钟频率无关的高速外围总线
B、PCI总线需要人工方式与系统配置
C、系统中只允许有一条PCI总线
D、PCI不支持即插即用

12、在计数器定时查询方式下,若每次计数从上一次计数的终止点开始,则( )
A、设备号小的优先级高
B、每个设备使用总线的机会相等
C、设备号大的优先级高
D、以上都不对

13、在独立请求方式下,若有N个设备,则( )
A、有一个总线请求信号和一个总线响应信号
B、有N个总线请求信号和N个总线响应信号
C、有一个总线请求信号和N个总线响应信号
D、有N个总线请求信号和一个总线响应信号

14、在链式查询方式下,若有N个设备,则( )
A、有N条总线请求线
B、无法确定有几条总线请求线
C、只有一条总线请求线
D、不需要总线请求线

15、系统中线中的数据线、地址线和控制线是根据( )
A、总线所处的位置
B、总线的传输方向
C、总线传输的内容
D、总线传输的时间

16、总线的异步通信方式( )
A、不采用时钟信号,只采用握手信号
B、既采用时钟信号,又采用握手信号
C、既不采用时钟信号,又不采用握手信号
D、只采用时钟信号,不采用握手信号

17、总线的半同步通信方式( )
A、不采用时钟信号,只采用握手信号
B、既采用时钟信号,又采用握手信号
C、既不采用时钟信号,又不采用握手信号
D、只采用时钟信号,不采用握手信号

18、“总线忙”信号由( )建立
A、获得总线控制权的设备
B、发出“总线请求”的设备
C、总线控制器
D、CPU

19、关于总线的叙述,以下正确的是( )。 I.总线忙信号由总线控制器建立 II.计数器定时查询方式不需要总线同意信号 III.链式查询、计数器查询、独立请求方式所需控制线路由少到多排序:链式查询、独立请求方式、计数器查询
A、I、II
B、II、III
C、只有III
D、只有II

20、同步通信与异步通信相比传输速度较快的原因是( )
A、同步通信使用公共时钟进行同步
B、同步通信不需要等待应答信号
C、进行同步通信的部件运行速度相似
D、以上都正确

21、波特是信号传输速度的单位,波特率等于每秒内线路状态的改变次数。

22、1200波特率即指信号能在1秒钟内改变1200次。

23、分时传送即指总线复用或是共享总线的部件分时使用总线。

24、实现高速CPU与低速外设之间工作速度上的匹配和同步是计算机接口的主要功能之一。

25、总线带宽是衡量总线性能的重要指标,它定义了总线本身做能达到的最高传输速率(但实际带宽会受到限制)。

26、集中式总线控制中,计数器定时查询方式下,各设备的优先级是固定不变的。

27、在计数器定时查询方式下,每次计数从0开始,可使每个设备使用总线的优先级相等。

28、异步总线中,传送操作由统一时序信号控制。

12 输入输出系统

11单元 输入输出系统测试题

1、单级中断系统中,中断服务程序内的执行顺序是( ) I.保护现场 II.开中断 III.关中断 IV.保存断点 V.中断事件处理 VI.恢复现场 VII.中断返回
A、I->V->VI->II->VII
B、III->I->V->VII
C、III->IV->V->VI->VII
D、IV->I->V->VI->VII

2、CPU响应中断的时间是( )
A、中断源提出请求
B、取指周期结束
C、执行周期结束
D、间址周期结束

3、中断处理过程中,( )是由硬件完成的
A、关中断
B、开中断
C、保存CPU现场
D、恢复CPU现场

4、DMA的含义是( )
A、存储器数据请求
B、输入输出处理
C、中断处理
D、直接存储器访问

5、中断向量是( )
A、子程序入口地址
B、中断服务程序入口地址
C、中断服务程序出口地址
D、堆栈的起始地址

6、中断向量地址是( )
A、子程序入口地址
B、中断服务程序入口地址
C、中断服务程序入口地址指示器
D、中断服务程序出口地址

7、采用DMA方式传送数据时,每传送一个数据就要占用一个( )的时间。
A、指令周期
B、机器周期
C、存储周期
D、总线周期

8、下列陈述中正确的是( )
A、在DMA周期内,CPU不能执行程序
B、中断发生时,CPU首先执行入栈指令将程序计数器内容保护起来
C、DMA控制器每传送一个数据就窃取一个指令周期
D、IO操作的最终目的是要实现CPU与外设之间的数据传输

9、在中断响应过程中,( )操作可以通过执行程序实现
A、关中断
B、保护断点
C、保护现场
D、读取中断向量

10、在关中断状态,不可响应的中断是( )
A、可屏蔽中断
B、硬件中断
C、软件中断
D、不可屏蔽中断

11、为了便于实现多级中断,保存现场信息最有效的方法是采用( )
A、通用寄存器
B、堆栈
C、存储器
D、外存

12、如果认为CPU等待设备的状态信号是处于非工作状态(即踏步等待),那么主机与设备之间采用( )方式传送数据时,主机与设备是串行工作的。
A、程序查询方式
B、程序中断方式
C、DMA方式
D、以上都不正确

13、如果认为CPU等待设备的状态信号是处于非工作状态(即踏步等待),那么主机与设备之间采用( )方式传送数据时,主机与设备是并行工作的。
A、程序查询方式
B、程序中断方式
C、DMA方式
D、以上都不正确

14、如果认为CPU等待设备的状态信号是处于非工作状态(即踏步等待),那么主程序与设备之间采用( )方式传送数据时,主程序与设备是并行运行的。
A、程序查询方式
B、程序中断方式
C、DMA方式
D、以上都不正确

15、在CPU方面,有决定是否受理中断请求的机构,主要是( )两个触发器。
A、中断服务标志和中断屏蔽标志
B、中断请求标志和中断允许标志
C、中断请求标志和中断屏蔽标志
D、中断请求标志和中断服务标志

16、适合于高速设备的信息交换方式是( )
A、程序中断方式
B、无条件传送方式
C、程序查询方式
D、DMA方式

17、采用程序查询方式对多个设备进行查询时,被查询设备的先后次序由( )决定。
A、设备价格高低
B、设备发出请求的时间
C、查询程序
D、设备离CPU远近

18、以下信息交换方式中,需要硬件最少的是( )
A、通道方式
B、DMA方式
C、程序查询方式
D、程序中断方式

19、中断处理过程为:中断请求,中断源识别判优,中断响应,中断处理,中断返回。

20、DMA控制器即采用DMA方式的外设与系统总线之间的接口电路。

21、CPU将部分权力下放给通道,由通道实现对外设的统一管理,并负责外设与内存间的数据传送。

22、为相互兼容,方便系统扩展,采用了通用I/O标准接口。

23、DMA控制器每传送一个数据就窃取一个指令周期。

24、既然DMA方式能用于高速外围设备的信息传送,也就能代替中断方式。

25、多级中断中的每一级只能有一个中断源。

26、多路型DMA在逻辑上不允许这些外围设备同时工作。

27、选择型DMA控制器在逻辑上可以连接多个设备。

28、在中断情况下,CPU的优先级最高。

计算机组成原理期末考试

计算机组成原理期末考试试题

1、设机器数字长为8位(含1位符号位)若真值X=-25,分别用原码和补码表示并进行算术右移三位后所对应的真值分别是( )。
A、-3,-4
B、-3,-3
C、-4,-3
D、-4,-4

2、设寄存器内容为 80H, 若它对应的真值是 0, 则该机器数是( )。
A、BCD码
B、反码
C、补码
D、移码

3、下列数中最小的数是( )。
A、二进制数 1010010
B、BCD码 00101000
C、八

学习通计算机组成原理_30

计算机组成原理是计算机科学中重要的一个分支,它研究计算机的各个部分如何协同工作,形成计算机整体的工作模式。本文将介绍学习通计算机组成原理_30的相关知识。

一、存储器

存储器是计算机中的一个重要组成部分,它用于存储数据和程序。存储器可以分为内存和外存两类。

1.内存

内存是计算机中的主要存储器,用于存储正在运行的程序和数据。内存可以分为随机存储器(RAM)和只读存储器(ROM)两类。

  • RAM:随机存储器是一种易失性存储器,它可以随意读写,但当计算机断电时,内存中的数据会全部丢失。
  • ROM:只读存储器是一种非易失性存储器,它通常用于存储程序和数据,可以长期保存,但不能进行修改。

2.外存

外存是计算机中的辅助存储器,用于存储大量的数据和程序。外存可以分为硬盘、U盘、光盘和磁带等多种形式。

二、指令集

指令集是计算机中的指令系统,它规定了计算机执行的基本指令。指令集可以分为CISC和RISC两类。

1.CISC

CISC指的是复杂指令集计算机,它的指令集包含了大量复杂的指令,可以完成复杂的操作,但执行速度较慢。

2.RISC

RISC指的是精简指令集计算机,它的指令集非常简单,只包含了少量的指令,但执行速度很快。

三、CPU

CPU是计算机中的中央处理器,它负责执行指令,并处理数据。CPU可以分为多种形式,如单核CPU、双核CPU和四核CPU等。

1.单核CPU

单核CPU只包含一个核心,只能执行单个指令,执行速度较慢。

2.双核CPU

双核CPU包含两个核心,可以同时执行两个指令,执行速度较快。

3.四核CPU

四核CPU包含四个核心,可以同时执行四个指令,执行速度更快。

四、总线

总线是计算机中的数据传输通道,它用于连接各个部件,传输数据和指令。总线可以分为数据总线、地址总线和控制总线三种。

1.数据总线

数据总线用于传输数据,它的宽度决定了计算机的数据传输速度。

2.地址总线

地址总线用于传输地址信息,它的宽度决定了计算机的寻址范围。

3.控制总线

控制总线用于传输控制信息,它的宽度决定了计算机的控制能力。

五、总结

学习通计算机组成原理_30主要介绍了计算机组成原理中的存储器、指令集、CPU和总线等相关知识。这些知识对于理解计算机的工作原理和提高计算机应用能力都非常重要。